电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA161M000BGR

产品描述LVPECL Output Clock Oscillator, 161MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA161M000BGR概述

LVPECL Output Clock Oscillator, 161MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA161M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率161 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
FPGA开发中全局复位置位(GSR)
469277 ...
至芯科技FPGA大牛 FPGA/CPLD
【机智云Gokit3测评】设备接入-步骤三:下载程序固件
1.写在前面 移植程序(https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=1156407&page=1#pid3040678)完成编译无错后,使用自带的USB转串口给芯片写入新的程序。 2.工具 ......
annysky2012 国产芯片交流
测量可变电容有什么好方法
谁能告诉我测量可变电容都有什么好方法?非常感谢...
xiaoyu123 测试/测量
【学习心得】对学习 “AM335x ”系列课程有感!
最初认识AM335x,是通过参加论坛的活动,当时对其没有什么系统的认识,只凭着官方的历程和手册,完成了活动的要求,那时候就觉得自己对AM335x的认识是不到位的,狭隘的!直到有机会学习了 “AM3 ......
anananjjj DSP 与 ARM 处理器
(原创)基于平台的Soc设计
自己编写的一篇关于基于平台的Soc设计的文章.欢迎大家也多提供这方面的资料...
ys3663391 FPGA/CPLD
stm32最大败笔,未使用前有感--个人见解,欢迎拍砖
目前stm32得益于cortexm3内核,速度功耗比确实有质的飞跃,目前市场成品cortexm3方面属于速度最高(72MHz),性价比高,零售价格公道实惠。其外设功能几乎可以认为是积木化,同一样功能资 ......
6666666 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1787  2727  2728  2589  2868  30  38  6  40  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved