电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA15M0000BGR

产品描述LVPECL Output Clock Oscillator, 15MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA15M0000BGR概述

LVPECL Output Clock Oscillator, 15MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA15M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率15 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
怎样实现神州四号开发板与MATLAB的连接,实现利用MATLAB实现:在电脑上显示电压变...
1. 利用stm32f107学习板,熟悉所学案例。2. 在stm32f107学习板上,利用UCGUI实现电子钟,其中时间可通过按键调整。(必做)3. 在上题基础上,利用串口调试小程序,实现电子钟的 ......
追风年少 嵌入式系统
救救急吧,关于bootloader的配置问题
大家好,我最近在做AVR单片机的bootloader程序,程序已经写好,可以正确的接收到串口发的应用程序的bin文件,也将文件正确写入了flash(在调试状态下暂停后,memory窗口里在0x0000位置处的十六 ......
李兵李兵 Microchip MCU
红外对射管 占空比大约50%方波经一阶RC高通滤波后波形不规则
红外对射管 占空比大约50%方波经一阶RC高通滤波后波形不规则 运放1脚输出为方波,R12端波形为下图所示 请问一下是什么原因造成的? RC滤波的频率是小于 方波信号频率的,按理说不应该出现不规则 ......
pengbiao1210 模拟电子
攒分,请无视攒分,请无视
只为攒分攒分,请无视...
anliday 嵌入式系统
TI BeagleBone 开发板申请
项目名称是“便携式智能气象信息接受器”。实现功能主要有:移植操作系统,接受GPRS气象信息,远程控制,可视化监测等。...
kira王子 DSP 与 ARM 处理器
evc如何在一个窗体中创建两种字体?急急急
evc如何在一个窗体中创建两种字体? 我在一个窗口中创建了两种字体,结果就所有要显示的字都没有显示出来, 之前我创建了一种字体,还能显示,是不是我没有DELETEOBJECT的缘故?我该如和使用d ......
fangning 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2616  1662  2803  2389  1690  8  50  54  17  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved