电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UA1330M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1330MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UA1330M00DGR概述

CMOS/TTL Output Clock Oscillator, 1330MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UA1330M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1330 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
两种常见的MOSFET驱动电路 1
2.1由分立器件组成的驱动电路 由分立器件组成的驱动电路((如图3所示),驱动电路工作原理如下: A.当HS为高电平时,Q7、Q4导通,Q6关闭,电容C4上的电压(约14V)经过Q4、D3、R6加到Q5的 ......
樱雅月 汽车电子
74HC164这样用可以吗
请大家帮我看看,74HC164这样用可以吗?现在遇到问题,写程序,想点亮某个LED,要不LED全灭,要不全亮。现在怀疑,不知道电路这样是不是对的,谢谢各位了。403654 ...
emily_1105 模拟电子
分享一个ethercat的开源架构-基于XMC4800
嗯,基于最近女神辛苦为坛友申请了几块XMC4800评测。所以我也借着今晚找了点资料。发现有个资料很不错,软件和硬件都开源,而且也有相对的详细文档说明,对于了解ethercat还是很有帮助的。包括 ......
RCSN stm32/stm8
求大佬!!!!
求大佬解决下IR2132第三路高低都无输出是什么原因,6路输入都正常,其他两路输出都正常...
流水潺潺 电源技术
(转)bluetooth 名词 缩写
本帖最后由 freebsder 于 2019-4-13 17:31 编辑 HCI (Host to Controller Interface)主机到控制器接口 L2CAP (logical link control and adaptation protocol 逻辑链路控制和适配协议 ......
freebsder 无线连接
TI带你一起玩转复杂汽车电子设计技能 活动开始啦
TI带你一起玩转复杂汽车电子设计技能 活动开始啦 >>点击参加活动 活动时间:即日起-2020年3月31日 活动规则: 1、点击活动页面内“我要参与”按钮,填写并提 ......
橙色凯 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1118  2284  748  996  1939  4  17  40  25  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved