电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC543M000DGR

产品描述LVPECL Output Clock Oscillator, 543MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MC543M000DGR概述

LVPECL Output Clock Oscillator, 543MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC543M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率543 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电路设计软件PADS2007精彩教程分享
PADS2007_Logic教程 PADS2007是一款非常好的电路设计软件,用户群也非常多。网上也有不少这方面的教程,在这里我们选取了比较完整全面的教程来帮助大家更好地学习这个软件。 电子工程 ......
tiankai001 下载中心专版
哪位大神有2440驱动DM9000的程序啊 还有TCP/IP协议栈的移植啊
想用arm9 2440 和PC通信 用TCP IP协议 网卡是DM9000 希望大神指点下 ...
735978414a 实时操作系统RTOS
程序烧到flash不运行是什么原因?
请教各位大侠,程序在CCS仿真器模式下能正常运行,但烧写到flash后就不运行了,烧写时出现了一个warning: warning: this program contains initialized RAM data.It may run successfully unde ......
net6634219 模拟与混合信号
实用的小程序
本人收集的一些小资料...
219219 单片机
TMS320C6424的启动问题
如何采用IIC ROM Boot的方式,实现二次启动?希望把Boot程序放入很小的IIC ROM中,实现启动,然后从EMIFA 8bit接口的NOR Flash中读取后续的代码,放入内存执行?有没有现成的例子可以给我参考一 ......
丁丁不吃鱼 DSP 与 ARM 处理器
正式放弃调试msp430f169硬件I2C,如有大神,请赐个范例。
:Sad::Sad::Sad::Sad:: 原以为用169的硬件I2C会把问题简单化,没想到调了两天没弄出来,始终不知道问题在哪里,鉴于本人能力有限,先暂时放弃调试硬件I2C电路,如果有那位大神,能 ......
18780176718 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 541  130  1517  650  1073  34  43  16  2  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved