电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC217M000DG

产品描述CMOS/TTL Output Clock Oscillator, 217MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC217M000DG概述

CMOS/TTL Output Clock Oscillator, 217MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC217M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率217 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
微波技术讲座
§1.5 阻抗匹配与阻抗变换 在微波传输系统、微波测量及微波元器件的设计中,阻抗匹配非常重要,它关系到系统的传输效率、功率容量与 工作稳定性,关系到微波测量的系统误差 ......
赵高 无线连接
microbit,我也想玩玩。(3)求助帖
microbit该如何验证BLE功能呢? 板载BLE模块,不能只用来跑跑LED点阵呀?像蓝牙功能该如何验证呢? ...
dibo MicroPython开源版块
msp430f5529的P1.4和P1.5怎么产生pwm波。
赠送的说明书上有标P1.5和1.4有pwm out但是我怎么写都没有波,相反说明书标P1.2和P1.3是 timer capture但是把IO口寄存器改为P1.2和P1.3,相应的io口就会产生pwm波了,怎么回事?...
one55 微控制器 MCU
超级技术盛宴,精彩回顾:2017.9.25-2017.10.8
:lol大家双节假期玩的愉快呀~~我们又要回归工作生活了a ~、 赶紧来看看这半个月的技术盛宴,精彩好贴~~ 精彩好贴推荐: CH554评测陆续出炉啦~~ @ljj3166 【CH554评测】开箱撸灯 ......
okhxyyo 能源基础设施
逻辑电路设计经验[转]
[规范很重要 工作过的朋友肯定知道,公司里是很强调规范的,特别是对于大的设计(无论软件 还是硬件),不按照规范走几乎是不可实现的。逻辑设计也是这样:如果不按规范做的 话,过一个月 ......
呱呱 单片机
通电时供电电压会瞬间降低可能是什么问题
用H型桥电路控制两个背靠背的LED发光 PMOS作开关,VCCS限流 两个LED间隔5ms交替发光,发光pulse为0.2ms 问题现象: 开通(开始发光)的瞬间,供电电压会急剧下降,只有1us长,形成向下的p ......
jelly_bessie 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1398  2097  543  2517  1254  50  48  36  46  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved