电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS8342S09AGE-300I

产品描述DDR SRAM, 4MX9, 0.45ns, CMOS, PBGA165, 15 X 17 MM, 1 MM PITCH, ROHS COMPLIANT, MO-216CAB-1, FPBGA-165
产品类别存储    存储   
文件大小449KB,共37页
制造商GSI Technology
官网地址http://www.gsitechnology.com/
标准
下载文档 详细参数 全文预览

GS8342S09AGE-300I概述

DDR SRAM, 4MX9, 0.45ns, CMOS, PBGA165, 15 X 17 MM, 1 MM PITCH, ROHS COMPLIANT, MO-216CAB-1, FPBGA-165

GS8342S09AGE-300I规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码BGA
包装说明LBGA,
针数165
Reach Compliance Codeunknown
ECCN代码3A991.B.2.B
最长访问时间0.45 ns
其他特性PIPELINED ARCHITECTURE
JESD-30 代码R-PBGA-B165
JESD-609代码e1
长度17 mm
内存密度37748736 bit
内存集成电路类型DDR SRAM
内存宽度9
湿度敏感等级3
功能数量1
端子数量165
字数4194304 words
字数代码4000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织4MX9
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.5 mm
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度15 mm
Base Number Matches1

文档预览

下载PDF文档
GS8342S08/09/18/36AE-333/300/250/200/167
165-Bump BGA
Commercial Temp
Industrial Temp
Features
• Simultaneous Read and Write SigmaSIO™ Interface
• JEDEC-standard pinout and package
• Dual Double Data Rate interface
• Byte Write (x36, x18, and x9) and Nybble Write (x8) function
• DLL circuitry for wide output data valid window and future
frequency scaling
• Burst of 2 Read and Write
• 1.8 V +100/–100 mV core power supply
• 1.5 V or 1.8 V HSTL Interface
• Pipelined read operation
• Fully coherent read and write pipelines
• ZQ mode pin for programmable output drive strength
• IEEE 1149.1 JTAG-compliant Boundary Scan
• 165-bump, 15 mm x 17 mm, 1 mm bump pitch BGA package
• RoHS-compliant 165-bump BGA package available
• Pin-compatible with future 72Mb and 144Mb devices
36Mb Burst of 2
SigmaSIO DDR-II™ SRAM
Clocking and Addressing Schemes
167 MHz–333 MHz
1.8 V V
DD
1.8 V and 1.5 V I/O
A Burst of 2 SigmaSIO DDR-II SRAM is a synchronous
device. It employs dual input register clock inputs, K and K.
The device also allows the user to manipulate the output
register clock input quasi independently with dual output
register clock inputs, C and C. If the C clocks are tied high, the
K clocks are routed internally to fire the output registers
instead. Each Burst of 2 SigmaSIO DDR-II SRAM also
supplies Echo Clock outputs, CQ and CQ, which are
synchronized with read data output. When used in a source
synchronous clocking scheme, the Echo Clock outputs can be
used to fire input registers at the data’s destination.
Each internal read and write operation in a SigmaSIO DDR-II
B2 RAM is two times wider than the device I/O bus. An input
data bus de-multiplexer is used to accumulate incoming data
before it is simultaneously written to the memory array. An
output data multiplexer is used to capture the data produced
from a single memory array read and then route it to the
appropriate output drivers as needed. Therefore, the address
field of a SigmaSIO DDR-II B2 is always one address pin less
than the advertised index depth (e.g., the 4M x 8 has an 2M
addressable index).
SigmaSIO DDR-II™ Family Overview
GS8342S08/09/18/36AE are built in compliance with the
SigmaSIO DDR-II SRAM pinout standard for Separate I/O
synchronous SRAMs. They are 37,748,736-bit (36Mb)
SRAMs. These are the first in a family of wide, very low
voltage HSTL I/O SRAMs designed to operate at the speeds
needed to implement economical high performance
networking systems.
Parameter Synopsis
- 333
tKHKH
tKHQV
3.0 ns
0.45 ns
-300
3.3 ns
0.45 ns
-250
4.0 ns
0.45 ns
-200
5.0 ns
0.45 ns
-167
6.0 ns
0.5 ns
Rev: 1.06a 11/2011
1/37
© 2006, GSI Technology
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
CC2530选择串口芯片的问题
最近从网上买的CC2530模块发现是用的PL2303UART转USB芯片,此芯片可以选择输入电压是2.4V还是3.3V,但是我现在想用RS232芯片,手头上的SP3232是3.3Vto5.5V的,用的时候发送没问题,但接受就会出 ......
mayulin2008 无线连接
面试
我学了linux+c之后,是往嵌入式方面发展还是向网络编程(TCP/IP和socket)方面发展更有前景. 我现在面试两家公司都成功了.一家是做ARM的,一家是做网络编程的,面试的时候就让我写一个SOCKET程序. ......
cosmowang 嵌入式系统
有关CAN通信内容
通信——结合书本,有一下内容: can通信的数字逻辑,隐性质电平1,显性电平0 can通信的帧分为数据帧、远程帧、错误帧和过载帧。 can的数据帧有帧起始、仲裁场、控制场、数据场 ......
fish001 DSP 与 ARM 处理器
今年考的计算机研究生,方向不知选嵌入式技术还是程序设计好?请前辈进来指点
我原来是计算机专业毕业的,今年考的计算机应用研究生,本来选的方向是嵌入式技术.其实对这个方向不是很了解,只是感觉对它很感兴趣,它的应用广泛,应该有前途. 但去学校复试后了解到该方向的导师 ......
zmz.558 嵌入式系统
抄表系统中rs485组网的问题 急!!!!!
现在做个抄表系统,每个电表控制器都带有485通讯口,但是一般一栋楼有超过50个的电表,但是一个485总线网络上最多可挂32个,现在想每20个挂在一个集中的控制器上,集中控制器之间再组个485网络 ......
x02004514 嵌入式系统
【任性DIY】还是闹钟充电电池供电方案的故事2
之前的那个做法,其实我不得不说,后面还是不行。 这里面其实我一直觉得很奇怪,刚我有看了一下帖子,觉得其中有一个哥们的帖子是值得注意的,然而这回我还在公司还要加班,所以我就先不多说了 ......
辛昕 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2573  1462  990  795  902  52  30  20  16  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved