电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC1062M00DG

产品描述LVPECL Output Clock Oscillator, 1062MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC1062M00DG概述

LVPECL Output Clock Oscillator, 1062MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC1062M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1062 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WINCE下的函数SmsSendMessage不能发8位编码短信?
如题,我试过SmsSendMessage不能发8位编码短信,有什么另外的办法可以发送8位编码短信? 请大家发表一下意见啊...
lessun 嵌入式系统
逻辑分析仪之基本操作
1. 非同步模式(Asynchronous Mode) 非同步模式又称为“时序分析”,它在屏幕上显示波形的方式和示波器十分相似。与示波器不同的是: a. 示波器只有2~4个信道,但逻辑分析仪却有8~200多 ......
liuyong1989 电源技术
大神帮忙,固件升级包中的BIN文件如何修改
有个考勤机需要升级,但被序列号写死了,升级包中的.BIN文件可以通过重新命名成RAR文件,查看可以看到是由三个文件夹组成。其中一个有个文档有序列号,请大神帮忙,看如何修改保存。上面那种方 ......
天天向上612 嵌入式系统
基于LM3Sl图形驱动库开发之基本图形和图像的绘制
基本图形和图像的绘制 上次,我和大家一起分享了如何为ti的图形驱动库编写底层驱动函数。 现在让我们来看一下如果使用ti提供的库来绘制最基本的字符图形,图形和图像。也就是我说的图形驱动库 ......
zhengjiewen 微控制器 MCU
有没有做Embedded controller的同行?
如题. qq群:91037828...
zhouxinsee 嵌入式系统
采用“系列优先”的方法进行运算放大器设计
作者:Hayden Hast – 系统工程师 当我第一次光顾德克萨斯的一家烧烤店时,菜单上各式各样的肉让我感到非常惊讶,以至于我不知道要选哪一种。但幸运的是,烧烤店提供了三种肉的拼盘,因 ......
alan000345 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1732  543  1450  2711  2055  1  28  51  20  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved