电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB1288M00DGR

产品描述LVPECL Output Clock Oscillator, 1288MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB1288M00DGR概述

LVPECL Output Clock Oscillator, 1288MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB1288M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1288 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EE跟贴发言的奖励
EE的跟贴发言,积极回复,中奖了。哈哈。分享下。谢谢EE! 238072 ...
liaoyuanhong 聊聊、笑笑、闹闹
大家采集开关量或者说状态量都用什么样的电路
据我目前所知,一种是用光耦做的,一种是用比较器做的,不知道大家在使用中还有别的方案吗?...
lixiaohai8211 模拟电子
我用vb.net在WinCE下,怎么引用不了System.Media这个类啊?
如题,谢谢大家了!!...
jiafenyong 嵌入式系统
兆易创新GD32W515x 32-bit MCU射频指标及收发功耗测试指南
1、简介 本测试指南主要用于指导客户测试 GD32W51x 系列芯片对应的 Wi-Fi 开发板在非信令模式下的发射和接收各项射频指标及对应的功耗指标。第二章内容为测试系统及开发板软硬件的配置,第 ......
火辣西米秀 国产芯片交流
一个小小的Boost电路是怎样将电压升上去的?
本帖最后由 木犯001号 于 2017-9-15 15:26 编辑 在别的地方看到的一篇很有意思的文章,解释的满清楚,转过来大家看看。基础弱的网友也看得懂。作者:马懂煤 转自:无线杂志公众号对于 ......
木犯001号 模拟与混合信号
河南一公务员辞职信曝光:陡增酒量武功尽废
这几年体制内辞职的人不少。去年,河南郑州一位女教师10个字的辞职信:“世界那么大,我想去看看”火了,被网友评为“史上最具情怀的辞职信,没有之一”。 近日,河南安阳一公务员的辞职信引 ......
gaoyang9992006 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2880  883  53  2320  2533  55  51  50  45  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved