电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HA409M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 409MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HA409M000DGR概述

CMOS/TTL Output Clock Oscillator, 409MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HA409M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率409 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
测评汇总:安信可NB-IoT开发板EC-01F-Kit
活动详情:【安信可NB-IoT开发板EC-01F-Kit】更新至 2021-12-11测评报告汇总:@kit7828【安信可NB-IoT开发板EC-01F-Kit】一、开箱及硬件赏析@秦天qintian0303【安信可NB-IoT开发板EC-01F-Kit测 ......
EEWORLD社区 测评中心专版
IAR编译器如何设定某个源文件的某个函数编译在起始地址
IAR编译器如何设定某个源文件的某个函数编译在起始地址 我是用的STM32 M3的片子 例如 我想把main.c的main函数编译在起始地址 IAR编译器应当如何设置? 我不想用编译器提供的一堆初 ......
虾段 stm32/stm8
隔离运放的正负输入端分别接一个固态继电器,不知道对采集有没有影响?
隔离运放的正负输入端分别接一个固态继电器,以控制要采集的信号是否接入隔离运放,但固态继电器的导通电阻有几十欧,不知道对采集有没有影响?...
milan111 单片机
对于【求助:220V转5V电源电路】的补充!
竞争激烈,导致安全隐患增多! 现在的电子行业竞争越来越激烈,很多厂家,特别是小厂家,为了生存,赢取更多的利润,他们想方设法的降低成本。我这个电路就是应他们改电路而做的,当 ......
czc568 电源技术
LCD DE mode H/V mode有什么区别
如题...
6855391 嵌入式系统
wince的触摸屏校准程序如何独立提取出来?
我想在系统中支持多种语言的校准程序,然后在应用程序中根据语言直接调用,不调用dll中的。这样我的系统就能统一了。不要区分语言。...
天天 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1828  1306  664  1681  850  4  43  42  19  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved