电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA277M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 277MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA277M000DGR概述

CMOS/TTL Output Clock Oscillator, 277MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA277M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率277 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
中断信号生成和应答后清除
<下面这段Verilog描述了中断生成和清除,在时钟clk_in的上升沿把app_int_sys_buf的状态打到app_int_sys_r中.同时通过(app_int_sts_buf == 1'b1 & app_int_sts_r == 1'b0)判断app_int_sts_buf ......
eeleader FPGA/CPLD
用VHDL如何写时序程序
最近在学fpga用的是VHDL语言,想写一个控制lcd的程序一直没写出了,那位高人帮一把,叫我怎样写控制时序的程序如lcd,IIc的编程 不甚感激!...
freeky FPGA/CPLD
大家看看我应该不应该自己买电表?
我父母买的车库(可以停放轿车大小,但是没车子的,用来放其它东西),有灯和开关,但是没电,找物业,说是应该是电表之类装好通电的呀,打电话问电工,电话给我说要自己掏钱买电表。后来又说自 ......
wangfuchong 聊聊、笑笑、闹闹
msp430f149定时器编程实例欣赏
//通过控制CCTL0控制定时器开关 #include void main (void) { WDTCTL= WDTPW + WDTHOLD; //设置看门狗控制寄存器,关看门狗 /* unsigned char j;//使用外部高频晶体振荡器 ......
Aguilera 微控制器 MCU
烧程序时不管烧什么程序都是只能点亮一个灯
刚开始学习FPGA,按照资料写个程序,烧入芯片之后,点亮了一个灯,感觉很兴奋。不过之后不管写入什么程序就只有一个灯被点亮。...
天道酬勤_宛 FPGA/CPLD
有没有人用过湿度传感器?
有没有人用过温湿度触感器?现在有需求?紧急求助...
zhtong19860109 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 798  1027  1049  2366  999  42  54  33  58  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved