电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB223M000DGR

产品描述LVPECL Output Clock Oscillator, 223MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB223M000DGR概述

LVPECL Output Clock Oscillator, 223MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB223M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率223 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
flash API error #65535
Device may be operating in a low-power mode. Do you want to bring it out of this mode? 这是啥原因啊?...
安_然 微控制器 MCU
#以拆会友#移动电源
我这个人,很扣门一般不爱拆东东,看到别人拆比较好的东东,有点不满意,因为同人一样,任何物品都有寿命,应爱护才是,今天拆这明天拆那的,本来十年的东东,一拆也许不能用了。 ......
ddllxxrr 以拆会友
汽车电子公司招聘嵌入式开发工程师
本公司是从事公交车,旅游车电子配件开发,生产,销售的企业,现需招聘嵌入式开发工程师 工作地点:上海市闵行区 年薪6W-12W,并且享受产品权益金、项目奖 要求 精通数/模电子电路设计,会绘 ......
bewellsh 求职招聘
u盘文件乱码怎么办?
我的u盘存了很多文件 但今天打开时 发现里面的东西乱码了 是怎么回事 怎么才可以修一下?请大家帮帮忙 谢谢 ...
weiaa1911 嵌入式系统
求大家看看程序哪里错了
如果一号工位有球那么抓一号工位的球,如果2号工位有球抓2号工位的球,如果两个工位都有球,抓白球。 帮我改一下,在主函数里面,谢谢了! #include #define uchar unsigned char ......
970308787 51单片机
大家好 pwm是这么做吗?
lways @(posedge CLK) begin COUNT=COUNT+1; if (COUNT < PWM_COUNT) PWM_REG=1; else PWM_REG=0; 如果实现20路pwm 的话是在一个always里面判断省资源还是 设置多个 always语句啊 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2796  1259  902  478  1057  34  52  55  53  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved