电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1264M00DGR

产品描述LVPECL Output Clock Oscillator, 1264MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA1264M00DGR概述

LVPECL Output Clock Oscillator, 1264MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1264M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1264 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
pcb资料
各位同仁来分享吧 本帖最后由 lsj161 于 2009-3-2 14:28 编辑 ]...
lsj161 PCB设计
双面PCB布线的困惑
本人用双面板做了一个修正方波逆变器,在测试的时候发现一个很棘手的问题,频率控制端的一个贴片电容和电阻,电阻阻值变小了 ,本来130K的,一焊上去只有20多K了 ,拿来一块样品空板就在上面焊 ......
3654532 PCB设计
2014安徽电赛器件分析及预测
有没有大神帮忙通过器件分析2014安徽省电赛出题方向的 谢谢...
singer993 电子竞赛
TLP3547评测
之前在项目测试中需要定时切断电源,用来验证产品的200ms断电切换能力。 当时使用继电器(欧姆龙)的2A/DC 30V继电器,使用5V控制。但是当时有个比较大的问题就是电磁兼容影响。板子上面有个三 ......
youzizhile 东芝光电继电器TLP3547评测
Win10系统蓝屏故障求解
486182 如上图,笔记本型号Dell 7490,系统为Win10。最近频繁出现这个界面,而且0%无变化,只能强制关机,已经卸载了所有软件,但该问题还是出现。请教下各位是什么问题,如何解决? ...
UUC 测试/测量
AD9852的使用
本帖最后由 paulhyde 于 2014-9-15 09:14 编辑 大家好,我现在在调AD9852的板子,是用cpld控制的,出不了波形,我查了一下,程序就没有写到AD9852里面去,那个写程序的时序图,我就没有怎么看 ......
3971775 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2708  2251  415  1140  2663  12  58  59  46  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved