电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA536M000DG

产品描述CMOS/TTL Output Clock Oscillator, 536MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA536M000DG概述

CMOS/TTL Output Clock Oscillator, 536MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA536M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率536 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
一起来读书吧!——电源设计书籍推荐
最是一年春好处,正是读书好时光~ EEWorld悉心整理了一波电源设计书籍书单,根据电源入门,进阶,高级三类不同电源工程师的需求,精心挑选了对应阶段需要学习了解的电源相关知识的电源干 ......
okhxyyo 电源技术
全国大学生电子设计竞赛历年题目
本帖最后由 paulhyde 于 2014-9-15 09:39 编辑 全国大学生电子设计竞赛历年题目(1994-2003) 【挑战一下你自己?】 ...
呱呱 电子竞赛
未来绿色水上博物馆
48895这艘半船半建筑的水上设计,功能多样,集各种高科技于一身。它周身布满植物的造型十分惹眼。这艘依靠太阳能和水电同时供能的船,外壳涂有一层钛氧化物,可以有效吸收紫外线。在行进过程中 ......
xyh_521 能源基础设施
AD做PCB布线时出现进度条是怎么回事(问题已解决,欢迎继续讨论)
本帖最后由 yjguohua 于 2018-12-26 16:16 编辑 AD做PCB布线时出现这种类似进度条的东西,是什么?怎么去掉? 这个板子是别人从PADS导过来的,进行修改,发现重新布线时就出现如图所示的进 ......
yjguohua PCB设计
如何实现两个脉冲之间的计时
我用的电机转一圈发送一个脉冲,我想知道两个脉冲之间的时间间隔该如何得到,由此得电机的转速...
gorey 嵌入式系统
VFD 的简单介绍
VFD 的简单介绍...
LBQ691477940 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2079  69  1974  1901  2632  45  4  21  54  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved