电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB24M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 24MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB24M0000DG概述

CMOS/TTL Output Clock Oscillator, 24MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB24M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率24 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
阻抗匹配与史密斯(Smith)圆图: 基本原理
阻抗匹配与史密斯(Smith)圆图: 基本原理 ...
JasonYoo 测试/测量
TI教室模拟类课程精品专题推荐!
具有“模拟之王”的TI不但具有丰富的模拟集成电路产品线,而且还为广大工程师精制了许多模拟相关的课程,这些课程正在就在TI教室等你哦~{:1_123:} 本季度精品模拟课程推荐: Webench系列 ......
EEWORLD社区 TI技术论坛
从原理图导到PCB求助
258806 我从原理图导到PCB的时候;元器件上多了很多圆,如上图,请高手指点 ...
NJMKL PCB设计
【一起做FPGA专题】1.1FPGA最小系统设计
FPGA最小系统的概念 FPGA的管脚主要包括:用户I/O(User I/O)、配置管脚、电源、时钟及特殊应用管脚等。其中有些管脚可有多种用途,所以在设计FPGA电路之前,需要认真的阅读相应FPGA的芯片 ......
心仪 FPGA/CPLD
英飞凌1ED020I12FA芯片的DESAT引脚电压有问题,希望老大们能够帮忙解惑。希望大家...
英飞凌1ED020I12FA芯片的DESAT引脚电压有问题,希望老大们能够帮忙解惑。希望大家一定知无不言啊,谢谢了,谢谢了 英飞凌1ED020I12FA芯片的DESAT引脚电压有问题,希望老大们能够帮忙解惑 ......
w1120120736 电源技术
TI电池管理+BQ24074充电器
BQ24074为TI公司USB 供能的锂离子电池充电器,前两天刚申请了两片,不过这几天有个项目一直有点忙:Sad:都没时间DIY自己想要的东西。 所以在这将网上搜索到的有关BQ24074的信息发布,一是为自己 ......
歪三扎愣 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 252  2570  959  1376  1582  32  1  18  5  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved