电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB870M000DG

产品描述CMOS/TTL Output Clock Oscillator, 870MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WB870M000DG概述

CMOS/TTL Output Clock Oscillator, 870MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB870M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率870 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
手把手教你单片机试验程序
手把手教你单片机试验程序...
songbo 单片机
挑战FreeRTOS学习+stm32 实现shell 任务
这个是学习FreeRTOS最后一个任务 第二题,在FreeRTOS下实现一个shell任务, 它的主要功能是从片外存储如Flash、SD卡中读取程序二进制文件,新建任务并运行。请详细描述如何实现这个shell ......
abc9981 stm32/stm8
【求助】 有关晶振?? 示波器测不出波形????
在msp430f149 只供电的的情况下,其晶振的两管脚输出电压约为 2.5v 1.9v 当焊入2m晶振时,用示波器观察,晶振两脚对地的电压是2.5v 1.9v ,晶振两脚间为50hz的方波,高低电平并不规则,这 ......
离开水的螃蟹 微控制器 MCU
诚聘嵌入式软件工程师
猎头职位【上海】 岗位职责: 1、参与新产品的软件设计和调试; 2、参与新产品的软件测试; 3、其它与产品开发和维护相关的工作。 任职资格: 1、本科及以上学历,计算机、自动化、电子技 ......
ff318421749 求职招聘
串口稳定性
串口由于协议简单,实现方便,但现实由于 这个问题,导致数据易失真,串口稳定性 不好,利用串口可靠传数据,大家有没有好 的办法?...
eeleader FPGA/CPLD
晒WEBENCH设计的过程+ LED电源的设计
一、进入WEBENCH 在设计器里选择LED,输入电压情况 并 “开始 ” 161067 二、选择LED形式、供电情况,等 161075 三、作个全面的比较 161076 四、在这里可以对一些细节作些调 ......
dontium 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1722  330  2622  623  1186  36  52  32  47  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved