电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA499M000DG

产品描述LVPECL Output Clock Oscillator, 499MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA499M000DG概述

LVPECL Output Clock Oscillator, 499MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA499M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率499 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LED特种显示屏系统寻外包商
我课题组现有一项目需对LED进行定制化的控制,包括电路设计、控制系统开发、上位机开发等,以形成可直接使用的系统,请有意向的伙伴与我联系,以沟通具体需求。联系方式: 王先生 18010097399 ......
wangcy123 求职招聘
求quartus 11.0 sp1的crack
看到11.0 出了个SP1补丁 下了 安装了 搞了几个小时建了个qsys工程 分配完引脚 编译 综合 发现11.0 licence 不能用,肉牛满面,更悲剧是11.0竟然打不开 sp1 的(注意 是打不开 一打开 就显示erro ......
longhaozheng FPGA/CPLD
2012精彩绽放2012第六届上海智能家居展览会
TO:展会负责人 FORM:周洋 15821828727 2012精彩绽放2012第六届上海智能家居展览会 于2012年9月19-22日在 ......
hszhouy DIY/开源硬件专区
看到富士康第十二跳的消息,我感觉我都要崩溃了
看到富士康第十二跳的消息,我感觉我都要崩溃了。真的就那么想不开吗?真心希望到此为止...
向农 工作这点儿事
比尔·盖茨成功之路大会上的主题演讲
(2001年10月18日·上海国际贵都大酒店) 早上好! 今天我到这儿来感到非常兴奋,因为能有这个机会与大家分享软件业在未来十年的远景。我特别想强调的是:全球软件开发正在经历迅速的变化, ......
hkn 聊聊、笑笑、闹闹
ISE9.2的DCM问题
我安装的是ISE9。2的版本。我在用锁相环的时候,去IP核里找了下。没有找到。但网上搜索下,是要用的原语,但是我找到了这些原语代码。但不知道如何去例化??求各位大虾帮忙。。。。。如果哪位 ......
ottomia FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 843  336  2373  2182  2258  16  57  15  25  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved