电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

RT1425A-STDCQ132E

产品描述FPGA, 310 CLBS, 7500 GATES, CQFP132, CERAMIC, QFP-132
产品类别可编程逻辑器件    可编程逻辑   
文件大小333KB,共54页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

RT1425A-STDCQ132E概述

FPGA, 310 CLBS, 7500 GATES, CQFP132, CERAMIC, QFP-132

RT1425A-STDCQ132E规格参数

参数名称属性值
包装说明QFF, TPAK132,2.5SQ,25
Reach Compliance Codeunknown
Is SamacsysN
其他特性6250 PLD EQUIVALENT GATES AVAILABLE
最大时钟频率100 MHz
CLB-Max的组合延迟3.5 ns
JESD-30 代码S-CQFP-F132
长度24.13 mm
可配置逻辑块数量310
等效关口数量7500
输入次数100
逻辑单元数量310
输出次数100
端子数量132
最高工作温度125 °C
最低工作温度-55 °C
组织310 CLBS, 7500 GATES
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QFF
封装等效代码TPAK132,2.5SQ,25
封装形状SQUARE
封装形式FLATPACK
电源5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度2.9464 mm
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式FLAT
端子节距0.635 mm
端子位置QUAD
总剂量28k Rad(Si) V
宽度24.13 mm
Base Number Matches1

文档预览

下载PDF文档
v3.1
RadTolerant FPGAs
Features
General Characteristics
Tested Total Ionizing Dose (TID) Survivability Level
No Single Event Latch-Up Below a Minimum LET
(Linear Energy Transfer) Threshold of 80 MeV-cm
2
/mg
for All RT (RadTolerant) Devices
Packages: 84-Pin, 132-Pin, 172-Pin, 196-Pin, and
256-Pin Ceramic Quad Flat Pack
Offered as Class B and E-Flow (Actel Space Level
Flow)
QML Certified Devices
100% Military Temperature Tested (–55°C to
+125°C)
Up to 60 MHz System Performance
Up to 228 User I/Os
Up to Four Fast, Low-Skew Clock Networks
Easy Logic Integration
Nonvolatile, User Programmable
Pin-Compatible Commercial Devices Available for
Prototyping
Highly Predictable Performance with 100%
Automatic Place-and-Route
100% Resource Utilization with 100% Pin-Locking
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Permanently Programmed for Operation on
Power-Up
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer
High Density and Performance
4,000 to 20,000 Logic Equivalent Gates
2,000 to 10,000 ASIC Equivalent Gates
Up to 85 MHz Internal Performance
Product Family Profile
Table 1 •
Device
Capacity
System Gates
Logic Gates
ASIC Equivalent Gates
PLD Equivalent Gates
TTL Equivalent Package
20-Pin PAL Equivalent Packages
Logic Modules
S-Modules
C-Modules
User I/Os (Maximum)
Performance
System Speed (Maximum)
Packages (by Pin Count)
CQFP
RadTolerant Family
RT1020
6,000
4,000
2,000
5,000
50
20
547
N/A
547
69
20 MHz
84
RT1280A
24,000
16,000
8.000
20,000
200
80
1,232
624
608
140
40 MHz
172
RT1425A
7,500
5,000
2,500
6,250
60
25
310
160
150
100
60 MHz
132
RT1460A
18,000
12,000
6,000
15.000
150
60
848
432
416
168
60 MHz
196
RT14100A
30,000
20,000
10,000
25,000
250
100
1,377
697
680
228
60 MHz
256
October 2004
© 2004 Actel Corporation
i
See Actel’s website for the latest version of the datasheet
中文版Verilog HDL简明教程: 简介
Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次 ......
lhy FPGA/CPLD
avr通过rs485接收的串口数据错码怎么解决?高手来看下。
用串口调试软件发数据给单片机,单片机再把收到的数据发出去,用串口调试软件查看单片机发送的数据. 结果发现串口调试软件接收到的数据很多和发出去的不一样,搞不清楚是怎么回事了,懂的人 ......
qqwweerr 嵌入式系统
版子怎么键盘不给力啊 就是不安键盘 数字还再计数
#include #define keyin (P2IN & BIT3) int n=0; unsigned char shuzi = {0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f,0x40}; void delay(int z) { int n,m; for(n=z;n>0; ......
潇寒 微控制器 MCU
【台湾AD6培训视频教程】需要的快下手
我学习AD的时候用的就是这个视频,AD就是Altium Designer.其实早就想传了,只是没有时间,今天五一假期最后一天,啥也不干,整理学习资料奉献给大家!~因为前几天我在论坛主页看新帖的时候都 ......
wanghongyang PCB设计
“国产芯片交流”开版!怎么做,听你的!
最热国产季,一颗中国芯~咱们的“国产芯片交流”板块成立了~~~ 在网友们的建议下,在一段时间的考虑和讨论下,现在宣布:国产芯片交流 板块 正式建立!欢迎大家在这里畅 ......
okhxyyo 国产芯片交流
] 4~16V开关稳压电源详细设
本帖最后由 paulhyde 于 2014-9-15 03:33 编辑 ...
qinxunjia 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2322  903  2391  1992  679  25  57  48  55  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved