电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1216M00DG

产品描述LVPECL Output Clock Oscillator, 1216MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1216M00DG概述

LVPECL Output Clock Oscillator, 1216MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1216M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1216 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WINCE快捷方式问题
编辑了文件tt.lnk内容如下 15#\Windows\my.exe 确定15#\Windows\my.exe后面没有回车、空格 通过Remote File Viewer传到Standdard SDK模拟器,双击tt.lnk,可以正常运行\Windows\my.exe 上传 ......
Jamie 嵌入式系统
好资料啊!!!
本帖最后由 paulhyde 于 2014-9-15 03:16 编辑 工程师应该掌握的20个模拟电路 经典滤波算法 南华大学黄智伟 2003~2013赛前元器件清单与赛题对比 印制电路板设计与制作 新型的按键扫描程序 ......
W1Z1Q 电子竞赛
第一次上来问问题 务必解答!!
请问为什么了把文件转成NTFS后还是不能进行文件加密?...
hd2046 嵌入式系统
【续集】昨天回去测了一下房间的湿度
话说昨天上午在京东订了一个湿度计,下午就送到了,下班后拿回去测了下房间里的湿度,看来确实是很潮。 房间里本来摆着两个除湿盒,有5个之前没打开的也打开了,今天出门的时候把窗户也打开了 ......
mmmllb 聊聊、笑笑、闹闹
新手求教Sampleapp例程问题
在Sampleapp例程中,请问为什么只有协调器能加入/解除工作组,而终端就不行呢?gurop程序都是一样啊。谢谢! ...
Kanson4 无线连接
[转]Allegro转换PADS详解
本帖最后由 dontium 于 2016-2-24 11:27 编辑 转自: http://bbs.elecfans.com/jishu_460638_1_1.html 现有一种比较简便的方法是:用AD导入Allegro的pcb,再将AD的PCB转成PADS,这种方 ......
dontium PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2348  2347  638  2460  1775  17  34  41  8  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved