电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA1092M00DG

产品描述LVPECL Output Clock Oscillator, 1092MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA1092M00DG概述

LVPECL Output Clock Oscillator, 1092MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA1092M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1092 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
arm-linux环境建立
arm-linux环境建立...
黑衣人 单片机
接地在汽车EMC中的作用
本文讨论汽车中的接地问题。首先回顾典型的汽车接地系统的组成,它们要实现的功能以及到目前为止已知的缺陷。列出了一些汽车上的辐射源,并讨论了接地对于减小这些辐射所发挥的作用。1 概述自从 ......
winnie-L 汽车电子
如何在Z-stack协议栈里面读取数据包中rssi的值
如何在Z-stack协议栈里面读取数据包中rssi的值,读到的值是有符号的char型,可以直接带入公式算出距离吗? ...
tanttt 无线连接
有没有做工控的朋友?请教几个概念性的问题。谢谢!!!
工控的设备通常有两个监控的显示屏,一个是机柜上面的显示屏(像基于Windows CE的),另一个是办公室的监控显示屏(基于PC的),我想了解的问题是: 1、机柜上面的显示屏的界面是用什么技术实 ......
guowangguo 嵌入式系统
如果在I2C总线上连接多个SHT21怎么实现啊。
请教各位,看SHT21说明上写的所有I2C的地址都是相同的,如果挂接多个SHT21,怎么实现多点的采集和控制呢?谢谢...
zjsword DIY/开源硬件专区
复杂系统仿真与认知
这两天没事,想到了一个这样的问题,细胞是如何有序构成的.以我现在的理解,细胞中有,核,线粒体,包膜等.但这些东东,如何有机构成为一个活的细胞,真是让人难以理解.再说克垄,激活细胞用与分裂的原理 ......
qushaobo FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 43  926  1558  1021  11  33  38  42  54  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved