电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TSPC860SRMZP66D

产品描述RISC Microprocessor, 32-Bit, 66MHz, CMOS, PBGA357, PLASTIC, BGA-357
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小2MB,共90页
制造商Atmel (Microchip)
下载文档 详细参数 全文预览 文档解析

TSPC860SRMZP66D概述

RISC Microprocessor, 32-Bit, 66MHz, CMOS, PBGA357, PLASTIC, BGA-357

TSPC860SRMZP66D规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码BGA
包装说明PLASTIC, BGA-357
针数357
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
Is SamacsysN
地址总线宽度32
位大小32
边界扫描YES
最大时钟频率66 MHz
外部数据总线宽度32
格式FIXED POINT
集成缓存YES
JESD-30 代码S-PBGA-B357
JESD-609代码e0
长度25 mm
低功率模式YES
端子数量357
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA357,19X19,50
封装形状SQUARE
封装形式GRID ARRAY
电源3.3 V
认证状态Not Qualified
座面最大高度2.05 mm
速度66 MHz
最大供电电压3.465 V
最小供电电压3.135 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
宽度25 mm
uPs/uCs/外围集成电路类型MICROPROCESSOR, RISC
Base Number Matches1

文档解析

TSPC860 Power QUICC是一款基于PowerPC架构的高度集成通信控制器,专为嵌入式系统和网络应用设计。它融合了32位PowerPC核心,支持单问题整数运算和精确异常模型,确保高效的指令执行。该芯片在3.3V工作电压下运行,最高频率达66MHz,提供52 MIPS的性能表现,同时功耗控制在较低水平,例如25MHz时低于241mW。全静态设计使其适用于宽温范围(-55°C至+125°C),满足工业和军事环境需求。 在技术规格上,TSPC860配备4KB指令缓存和4KB数据缓存,均采用两路组相联物理地址映射,支持LRU替换和在线锁定。内存管理单元(MMU)包含32条目TLB,支持多页大小(4KB至8MB)和多个虚拟地址空间。系统接口单元集成了时钟合成器、电源管理、实时时钟和周期性中断定时器,而通信处理器模块通过嵌入式32位RISC控制器支持Ethernet、HDLC、UART等多种协议,并提供双端口RAM和虚拟DMA通道。 该控制器适用于通信基础设施、网络路由器和工业自动化系统。其灵活的内存控制器支持SRAM、DRAM、FLASH等存储设备,PCMCIA接口可管理两个插槽,增强了系统扩展性。开发支持包括片上调试接口和JTAG端口,简化了系统集成和维护。TSPC860作为Power QUICC系列的一员,是一款多功能单芯片解决方案,结合了PowerPC微处理器核心与丰富的外围功能。核心采用32位PowerPC实现,完全兼容PowerPC架构定义,配备32个32位定点寄存器,支持分支折叠和预测功能。在50MHz频率下,Dhrystone 2.1测试达到52 MIPS,总功耗仅1.3W,体现了高性能与低功耗的平衡。封装为357引脚PBGA,工作电压3.3V±5%,适合严苛环境。 关键特性包括4KB物理地址指令缓存和数据缓存,均支持MMU管理;八组存储器控制器提供无缝接口到SRAM、DRAM和FLASH,支持字节写入和奇偶校验生成。通信处理器模块(CPM)增强了数字信号处理能力,支持连续模式传输和接收,并通过串行DMA通道优化数据流。协议覆盖范围广泛,包括Ethernet/IEEE 802.3、HDLC、Profibus等,可微码下载实现灵活配置。系统开发工具集成片上观察点和断点,便于调试。 在应用层面,TSPC860 excels in通信设备如网关和交换机,得益于其实时时钟和总线监控功能。温度适应性广,功耗模式多样,包括四种节电状态,确保系统在移动或嵌入式场景中的能效。硬件接口包括32位数据总线和地址总线,支持动态大小调整,简化了与外部设备的连接。本产品是一款集成通信控制器,核心为PowerPC 32位单问题整数处理器,专为高效能嵌入式设计。它提供52 MIPS at 50MHz的计算能力,在25MHz和2.4V内部电压下功耗低于241mW,总功耗优化显著。芯片采用全静态设计,频率最高66MHz,封装为OMPAC 357球栅阵列,确保可靠性和紧凑布局。内存系统包括物理地址映射的缓存,指令和数据缓存各4KB,两路组相联,支持锁定和LRU策略。 适用于网络通信和控制系统中,TSPC860的PCMCIA控制器管理两个插槽,存储器控制器处理八组存储体,支持glueless接口。宽温操作范围(-55°C至+125°C)和低功耗特性使其适合汽车电子和远程监控应用。系统集成简便,通过统一总线连接核心和外围模块。

文档预览

下载PDF文档
Features
PowerPC
®
Single Issue Integer Core
Precise Exception Model
Extensive System Development Support
– On-chip Watchpoints and Breakpoints
– Program Flow Tracking
– On-chip Emulation (Once) Development Interface
High Performance (Dhrystone 2.1: 52 MIPS at 50 MHz, 3.3V, 1.3 Watts Total Power)
Low Power (< 241 mW at 25 MHz, 2.4V Internal, 3.3V I/O-core, Caches, MMUs, I/O)
MPC8XX PowerPC System Interface, Including a Periodic Interrupt Timer, a Bus
Monitor, and Real-time Clocks
Single Issue, 32-bit Version of the Embedded PowerPC Core (Fully Compatible with
Book 1 of the PowerPC Architecture Definition) with 32 x 32-bit Fixed Point Registers
– Embedded PowerPC Performs Branch Folding, Branch Prediction with
Conditional Prefetch, without Conditional Execution
– 4-Kbyte Data Cache and 4-Kbyte Instruction Cache, Each with an MMU
– Instruction and Data Caches are Two-way, Set Associative, Physical Address,
4 Word Line Burst, Least Recently Used (LRU) Replacement, Lockable On-line
Granularity
– MMUs with 32 Entry TLB, Fully Associative Instruction and Data TLBs
– MMUs Support Multiple Page Sizes of 4 KB, 16 KB, 256 KB, 512 KB and 8 MB;
16 Virtual Address Spaces and 8 Protection Groups
– Advanced On-chip Emulation Debug Mode
Up to 32-bit Data Bus (Dynamic Bus Sizing for 8- and 16-bit)
32 Address Lines
Fully Static Design
V
CC
= +3.3V ± 5%
f
max
= 66 MHz (80 MHz (TBC))
Military Temperature Range: -55°C < T
C
< +125°C
P
D
= 0.75 W Typical at 66 MHz
32-bit Quad
Integrated
Power QUICC™
Communication
Controller
TSPC860
Description
The TSPC860 PowerPC QUad Integrated Communication Controller (Power
QUICC
) is a versatile one-chip integrated microprocessor and peripheral combina-
tion that can be used in a variety of controller applications. It particularly excels in
communications and networking systems. The Power QUICC (pronounced “quick”)
can be described as a PowerPC-based derivative of the TS68EN360 (QUICC
).
The CPU on the TSPC860 is a 32-bit PowerPC implementation that incorporates
memory management units (MMUs) and instruction and data caches. The communi-
cations processor module (CPM) of the TS68EN360 QUICC has been enhanced with
the addition of a Two-wire Interface (TWI) compatible with protocols such as I
2
C. Mod-
erate to high digital signal processing (DSP) functionality has been added to the CPM.
The memory controller has been enhanced, enabling the TSPC860 to support any
type of memory, including high performance memories and newer dynamic random
access memories (DRAMs). Overall system functionality is completed with the addi-
tion of a PCMCIA socket controller supporting up to two sockets and a real-time clock.
PBGA 357
ZP suffix
Rev. 2129A–HIREL–08/02
1

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2162  2898  686  2826  864  38  21  18  19  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved