电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TRU050GELNB-16.777MHZ

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小173KB,共14页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准
下载文档 详细参数 全文预览

TRU050GELNB-16.777MHZ概述

PLL/Frequency Synthesis Circuit,

TRU050GELNB-16.777MHZ规格参数

参数名称属性值
是否Rohs认证符合
包装说明SOP,
Reach Compliance Codecompliant
Is SamacsysN
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-CDSO-G16
JESD-609代码e4
长度20.32 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
座面最大高度4.69 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级INDUSTRIAL
端子面层Gold (Au) - with Nickel (Ni) barrier
端子形式GULL WING
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度7.88 mm
Base Number Matches1

文档预览

下载PDF文档
TRU050
Complete VCXO based Phase-Locked Loop
Features
Output Frequencies to 65.536 MHz
5.0 V or 3.3Vdc Operation
Tri-State Output
Holdover on Loss of Signal Alarm
VCXO with CMOS Outputs
0/70° or –40/85°C Temperature Range
Ceramic SMD Package
RoHS/Lead Free Compliant
The TRU050, VCXO based PLL
Description
The VI TRU050 is a user-configurable crystal-
based PLL integrated circuit. It includes a digital
phase detector, op-amp, VCXO and additional
integrated functions for use in digital
synchronization applications. Loop filter software
is available as well SPICE models for circuit
simulation.
Applications
Frequency Translation
Clock Smoothing
NRZ Clock Recovery
DSLAM, ADM, ATM, Aggregation, Optical
Switching/Routing, Base Station
Low Jitter PLL’s
Figure 1. TRU050 Block Diagram
Vectron International, 267 Lowell Rd, Hudson NH 03051-4916
Page 1 of 14
Tel: 1-88-VECTRON-1
Web:
www.vectron.com
Rev : 06Jan2006
AD09布PCB板时的问题
在用AD09布PCB板时出现过孔连不上导线的现象,过孔被当作障碍物绕开了,或者是连上过孔后过孔属性中的网络没有和导线一致,还是NO NET,不知道是什么原因,请各位不吝赐教!谢谢了!...
碧水2012 模拟电子
WIFI+蓝牙芯片
请问下目前国内有做WIFI+蓝牙芯片的厂家么?如果有的话,是哪些品牌?知道的大佬帮忙解答下. ...
Fred_1977 无线连接
容量无限延伸的U盘
由Yanko Design所设计的Memory Infinite,简单来说就是USB随身碟。然而它与现在市面上贩卖的随身碟有几个不同的地方:Memory Infinite可随意弯曲,头尾分别有一公一母的USB接头,可将Memory Inf ......
小丸子 创意市集
linux 下写nor flash的方法
虽然网上有很多关于写nor flash的方法,很多都是基于MTD框架的,由于我现在做的这个项目不能基于MTD的框架,所以自己在底层写了一个关于nor flash的驱动,然后在应用层写了一个应用程序,最终尝 ......
chenrvmldd Linux开发
FPGA太难了,太难了
一晚上没调通SCLK的输出 写好的verilog程序,仿真时SCLK输出正常,但是ILA不知道为什么SCLK总是没有输出,之前是有一版本程序没写好,可以改好以后不管怎么改,统合烧录后ILA都没有变化 ......
littleshrimp FPGA/CPLD
求一个MSP430F5529的最小系统的原理图~~~
不知道F5529的最小系统和F149的最小系统的原理图会不会有什么差别????请大神讲解下~...
Ben讨厌苦咖啡 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 585  2747  448  631  458  34  26  25  52  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved