电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70T9359L12PFG

产品描述Dual-Port SRAM, 8KX18, 25ns, CMOS, PQFP100, TQFP-100
产品类别存储    存储   
文件大小258KB,共16页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 全文预览

IDT70T9359L12PFG概述

Dual-Port SRAM, 8KX18, 25ns, CMOS, PQFP100, TQFP-100

IDT70T9359L12PFG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码QFP
包装说明TQFP-100
针数100
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
最长访问时间25 ns
其他特性FLOW-THROUGH OR PIPELINED ARCHITECTURE
JESD-30 代码S-PQFP-G100
JESD-609代码e3
长度14 mm
内存密度147456 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度18
湿度敏感等级3
功能数量1
端子数量100
字数8192 words
字数代码8000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX18
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED 2.5V 8/4K x 18
SYNCHRONOUS PIPELINED
DUAL-PORT STATIC RAM
Features:
IDT70T9359/49L
PRELIMINARY
True Dual-Ported memory cells which allow simultaneous
access of the same memory location
High-speed clock to data access
– Commercial:7.5/9/12ns (max.)
– Industrial: 9ns (max.)
Low-power operation
– IDT70T9359/49L
Active: 225mW (typ.)
Standby: 1.5mW (typ.)
Flow-Through or Pipelined output mode on either port via
the
FT/PIPE
pins
Counter enable and reset features
Dual chip enables allow for depth expansion without
additional logic
Full synchronous operation on both ports
– 4.0ns setup to clock and 0.5ns hold on all control, data, and
address inputs
– Data input, address, and control registers
– Fast 7.5ns clock to data out in the Pipelined output mode
– Self-timed write allows fast cycle time
– 12ns cycle time, 83MHz operation in Pipelined output mode
Separate upper-byte and lower-byte controls for
multiplexed bus and bus matching compatibility
LVTTL- compatible, single 2.5V (±100mV) power supply
Industrial temperature range (–40°C to +85°C) is
available for 66MHz
Available in a 100-pin Thin Quad Flatpack (TQFP) and 100-
pin fine pitch Ball Grid Array (fpBGA) packages.
Functional Block Diagram
R/
W
L
UB
L
CE
0L
R/
W
R
UB
R
CE
0R
CE
1L
LB
L
OE
L
1
0
0/1
1
0
0/1
CE
1R
LB
R
OE
R
FT
/PIPE
L
0/1
1b 0b
b a
1a 0a
0a 1a
a
b
0b 1b
0/1
FT
/PIPE
R
I/O
9L
-I/O
17L
I/O
0L
-I/O
8L
I/O
Control
I/O
9R
-I/O
17R
I/O
Control
I/O
0R
-I/O
8R
A
12L
(1)
A
0L
CLK
L
Counter/
Address
Reg.
MEMORY
ARRAY
Counter/
Address
Reg.
A
12R
(1)
A
0R
CLK
R
ADS
L
CNTEN
L
CNTRST
L
ADS
R
CNTEN
R
CNTRST
R
5640 drw 01
NOTE:
1. A
12
is a NC for IDT70T9349.
JULY 2002
1
©2002 Integrated Device Technology, Inc.
DSC-5640/1
中断问题与内存有关?可以再加分!
FIQHandler STMFD sp!, {r0-r7, lr} BL C_Cpu_Fiq_Handler //中断服务函数名 LDMFD sp!, {r0-r7, lr} SUBS pc, lr, #4 这样写中断有什么问题? ......
maihy1985 嵌入式系统
dsp28335的AD采样(单次模式、连续模式、DMA传输)
配置了三种模式,为单次模式,连续模式和DMA传输单次模式是调用一次采集函数,在指定的某一个AD端口采集,用到的时候在去采样连续模式是连续转换多个通道,采用级联模式,采用16路AD通道的值DMA ......
bood123 微控制器 MCU
EEWORLD论坛新老页面大PK,孰优孰劣?
大家来谈谈自己更习惯于哪个页面进入论坛吧? 为什么呢? 如果修改的话,大家理想的页面是什么样子呢? 希望倾听你的建议~~~ 建议被采纳或有好的建议留作以后讨论,均可获赠1 ......
soso 为我们提建议&公告
ESP8266挂载SD卡
本帖最后由 dcexpert 于 2016-9-21 15:57 编辑 虽然没有SDIO接口,但ESP8266现在可以通过SPI方式挂载SD卡了。下面介绍具体方法: 将macroSD通过SPI和ESP8266连接,一共需要4个GPIO和VCC、 ......
dcexpert MicroPython开源版块
电阻分压的一个小应用
我很懊恼,这么久了,我都没把自己逼成一个原创的人。看来创新讲是讲不出来的。希望以后有机会,能有一个创新。在我之前,没人做过,在我之后,大家都照着我的做!那应该是一件很特别的感觉了! ......
feman5012 模拟电子
麻烦各位大神帮帮看看我的时钟程序
为什么有时候按下按键的时候时钟是卡住不跑,还有就是为什么会按一下跳跃好几个数值? #include #define uint unsigned int #define uchar unsigned char #define pkey (P1IN&0X0F) uc ......
阿正 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2157  12  1741  2614  2846  21  57  10  54  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved