电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ASV-25-200.0000MHZ-E-K-S-A-T5

产品描述HCMOS/TTL Output Clock Oscillator, 200MHz Nom, ROHS COMPLIANT, SMD, 4 PIN
产品类别无源元件    振荡器   
文件大小907KB,共2页
制造商Abracon
官网地址http://www.abracon.com/index.htm
标准  
下载文档 详细参数 全文预览

ASV-25-200.0000MHZ-E-K-S-A-T5概述

HCMOS/TTL Output Clock Oscillator, 200MHz Nom, ROHS COMPLIANT, SMD, 4 PIN

ASV-25-200.0000MHZ-E-K-S-A-T5规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 4 PIN
Reach Compliance Codecompliant
Is SamacsysN
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最长下降时间4 ns
频率调整-机械NO
频率稳定性30%
JESD-609代码e4
制造商序列号ASV
安装特点SURFACE MOUNT
标称工作频率200 MHz
最高工作温度70 °C
最低工作温度-20 °C
振荡器类型HCMOS/TTL
输出负载10 TTL, 15 pF
物理尺寸7.0mm x 5.08mm x 1.8mm
最长上升时间4 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度45/55 %
端子面层Gold (Au) - with Nickel (Ni) barrier
Base Number Matches1

文档预览

下载PDF文档
3.3Vdc HCMOS/TTL SMD CRYSTAL CLOCK OSCILLATOR
ASV SERIES
FEATURES:
• HCMOS/TTL Compatible, 3.3Vdc, 2.5Vdc, & 1.8Vdc options
• Reflow capable, Seam Sealed Package
Pb
RoHS
Compliant
7.0 x 5.0 x 1.8mm
| | | | | | | | | | | | | | |
APPLICATIONS:
• Clock signaling for µProcessors, PC Motherboards
& Graphic Cards
• High output drive capability (up to 50pf)
STANDARD SPECIFICATIONS:
PARAMETERS
ABRACON P/N
Frequency Range
Operating Temperature
Storage Temperature
Overall Frequency Stability
Supply Voltage (Vdd)
Input Current
Symmetry
Rise time / Fall time (Tr/Tf)
Output Load
Output Voltage
Start-up Time
Tristate Function
(see Tri-state option)
Disable Current (with Power Down)
Disable Current (without Power Down)
Enable Time (with Power Down)
Enable Time (without Power Down)
Disable Time (with Power Down)
Disable Time (without Power Down)
Aging at 25°C/year
Period Jitter one sigma
ASV Series
312 kHz to 200 MHz
-10° C to + 70° C (see options)
- 55° C to + 125° C
± 100 ppm max. (see options)
3.3 Vdc ± 10% (see options)
See Table 1
40/60 % max.@ 1/2Vdd (see options)
See Table 1
15pF (10TTL) (see options)
VOH = 0.9 * Vdd min.; VOL = 0.4 Vdc max.
See Table 1
Table 1 (Typical value is for only reference.)
Frequency
(MHz)
0.5~14.9
15.0~29.9
30.0~39.9
40.0~49.9
50.0~59.9
60.0~79.9
80.0~99.9
100.0~125.0
125.1~165.0
Idd (Typ)
(mA)
2.0
3.6
5.6
7.2
13.3
19.0
20.2
23.7
27.2
Idd (Max)
(mA)
10.0
15.0
20.0
25.0
30.0
35.0
45.0
50.0
65.0
Tr/Tf
(Typ)
(ns)
3.0
2.8
2.6
2.4
2.2
2.2
2.0
1.8
1.5
Tr/Tf
(max)
(ns)
5.0
4.0
4.0
4.0
4.0
4.0
4.0
4.0
4.0
Start-up
time
(Typ)
(ms)
0.4
0.4
2.0
1.5
2.9
1.5
1.3
1.8
2.7
Start-up
time
(Max)
ms
4.0
4.0
4.0
4.0
5.0
5.0
5.0
5.0
5.0
Period
Jitter
RMS
(Typical)
ps
2.5
3.2
3.2
3.2
3.2
3.2
3.0
2.9
2.9
Contact Abracon for higher frequencies
"1" (VIH >= 0.7*Vdd) or open: Oscillation
"0" (VIL < 0.3*Vdd) : Hi Z
10μA max.
200μA (Option A)
3.5ms Typ, 5ms max.
100ns (Option A)
100ns max.
100ns max. (Option A)
± 5 ppm max.
See Table 1
OPTIONS & PART IDENTIFICATION:
(Left blank if standard)
ASV -
- Frequency -
-
-
-
-
-
Packaging
Blank
Bulk
Tape & Reel (1k)
T
Tape & Reel (500)
T5
Tri-state
Blank
Tri-state with PD
A
Tri-state
PD: Power Down
Supply Voltage
Blank
3.3V
25
2. 5 V
18
1.8V
Frequency
XX.XXXXMHz
Operating Temp.
I
0°C to +50°C
-10°C to +60°C
D
E
-20°C to +70°C
F
-30°C to +70°C
N
-30°C to +85°C
L
-40°C to +85°C
Freq. Stability
J*
± 20 ppm
R
± 25 ppm
K
± 30 ppm
H
± 35 ppm
C
± 50 ppm
* Temp options I, D, and E only
Output Load
Blank
15pF
50
50pF
Symmetry
45/55% @
S
1/2Vdd
ABRACON IS
ISO 9001 / QS 9000
CERTIFIED
Revised: 08.31.09
30332 Esperanza, Rancho Santa Margarita, California 92688
tel 949-546-8000
|
fax 949-546-8001
| www.abracon.com
Visit www.abracon.com for Terms & Conditions of Sale
逻辑内建自测移相器的设计与优化*
逻辑内建自测(Logic BIST)测试结构是今后系统芯片(SOC)设计中芯片测试的发展方向。由于 LFSR(线性反馈移位寄存器)生成的伪随机序列的高相关性导致故障覆盖率达不到要求,采用移相器可以降 ......
JasonYoo 测试/测量
“E”如反掌 奇瑞A3平稳过人
对于一款运动型家轿而言,为驾驶者提供操控乐趣,自然也和为乘车者带来舒适享受同样重要。奇瑞A3不仅采用了与AVL公司联合开发的ACTECO发动机,保证了车辆在行驶时的充沛动力,同时搭载了多项高 ......
crioup 汽车电子
WinCE的IE浏览器支持视频吗
各位大虾好!小弟最近做一个pda开发,需要把服务器端的视音频通过gprs请求过来,然后在手机上播放,打算基于IE播放视音频,不知道WinCE的IE浏览器支不支持呢?或者有更好的办法 ......
zyandll 嵌入式系统
单片机无法对外部时钟分频
8M晶振,9分频后单片机频率还是8M同样程序换个单片机,为72M。频率由RCC_GetClocksFreq(&Clock);测得想问下什么原因,硬件原因可能性大不大?...
sspoqss stm32/stm8
如何在Q2中将IO口设置为开漏输入呢?
如题,看到Q2 中有自动编译为开漏的选项,但是不知道如何将IO设置为开漏输入,不知道是否有这一项功能呢?...
wstt FPGA/CPLD
关于ARM DS-5 连接 Altera Cyclone V-SOC开发板的出现错误
关于ARM DS-5 连接 Altera Cyclone V-SOC开发板的出现错误 ...
snail_man FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 374  705  1721  958  440  13  49  52  48  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved