电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC70M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 70MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC70M0000DGR概述

CMOS/TTL Output Clock Oscillator, 70MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC70M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率70 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
网传外国小伙扶人遭讹 其女友证实双方曾有碰撞
  今天上午,一组“外国小伙儿扶摔倒女子被讹”的图片被许多媒体转载。然而记者调查证实,当事双方事发时确曾发生碰撞,该女子以受伤为由向对方要了1800元。   据《法制晚报》最新消息,今 ......
xuyiyi 聊聊、笑笑、闹闹
RS232 verilog 字符串
我用单片机测试了一个很简单的RS232程序,通过PC发数据给FPGA,然后FPGA再把接收到的数据发回到PC。用的程序也是网上。 测试发现发HEX码都正确,但是发字符串会有问题。是因为出现误码了吗?感 ......
luooove FPGA/CPLD
SJA1000
请问有高手做过SJA1000的电路设计吗??想请教一下软件设计!!!QQ联系:411215846...
wenny 单片机
c/c++语言与汇编语言混合编程问题--跪求,,
源代码附上: test.c文件,内容如下: #include extern unsigned int usqr(unsigned x); int main() { int a,b; a=82; b=usqr(a); printf("b is % d",b); } usqr_32.s汇编 ......
xiaoneiwan 嵌入式系统
帧同步系统的FPGA设计与实现资料下载
欢迎大家下载帧同步系统的FPGA设计与实现!...
eeleader FPGA/CPLD
有奖直播:如何减少设计错误?7月7日Mentor PCB线上研讨会报名通道开启!
485557 原理图输入好像是一个容易的工作,但它是整个电子设计的基础,任何简单的错误都会给整个设计带来返工和项目延迟,经常出现的错误包括电源接错或漏接、端接错误、二极管方向错 ......
eric_wang PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2433  1637  1539  2575  1782  38  33  30  45  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved