电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC691M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 691MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC691M000DGR概述

CMOS/TTL Output Clock Oscillator, 691MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC691M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率691 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ZigBee无线网络设计及应用
ZigBee协议一个全球化的开放性标准,以实现测、控功能的众多应用提供低功耗的无线连接。ZigBee以灵活的、可扩充的网络拓扑、便于安装的综合设置和智能路由技术、高防故障能力,增强了IEEE802.15 ......
吸铁石上 无线连接
OLED测试&&坐等打样归来
这两天出差一个字就是累,年纪大了座几个小时的车感觉得晕一天。 总结一下这几天得工作,首先就是测试了一下I2C 驱动了一个OLED屏,只是大概看了一下文档,之所以敢这样还是得 ......
908508455a GD32 MCU
传感器电桥电路的非线性补偿方法
传感器电桥电路的非线性补偿方法551075 ...
frankqwe 模拟电子
求分享一个示波器电路原理图
哪位高手有示波器电路图,分享一下,主要想看一下信号处理这方面 ...
sanhuasr 电源技术
关于EXP430G2开发板 求助大神、本人菜鸟一枚勿喷
具体情况是这样的。我使用MSP-EXP430G2开发板做了一个键盘检测,就是那种非常简单的键盘,代码如下 #include "msp430g2553.h"void delay(unsigned int a){for(;a>0;a--);}unsigned int key() ......
niwayao1 TI技术论坛
最近打样风波下DIY_boostxl-k350qvg
最近打样风波下DIY_boostxl-k350qvg 以前还留这LMS39B96的板子,上面还有块tft lcd,最近打样非常非常优惠,就索性把这个板子利用以来,方便日后DIY些什么 boostxl-k350qvg 一个是背光升压 ......
蓝雨夜 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1772  713  1775  472  793  19  36  8  39  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved