电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB326M000BGR

产品描述LVPECL Output Clock Oscillator, 326MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB326M000BGR概述

LVPECL Output Clock Oscillator, 326MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB326M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率326 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【任性DIY】有趣的色彩时钟DIY
RGB_LED是一种有趣的器件,它将红、绿、蓝这3种色彩集成在同一个LED器件中,这本身就是一件不寻常的事。要问为什么,你想啊,这红绿蓝3色有是什么特点呀?在色彩学中,它们可是三基色,这老3位 ......
jinglixixi DIY/开源硬件专区
高分求教 语音卡 呼叫中心
各位大虾:小弟做语音卡编程的时候遇到了下面的问题,还望各位不吝赐教。 在呼叫外线的时候,如果对方是一个分机号码,我如何拨打这个号码呢?请提供思路给在下。...
chuangxin129 嵌入式系统
今天下午14:00直播【TI C2000 内置可编程逻辑模块CLB的介绍和应用】(200份好礼)
本场直播介绍C2000内置可编程逻辑模块CLB特点和优势,基于CLB开发的代替FPGA或CPLD的解决方案,如电机伺服应用的PTO分频输出, 编码器解码,电源的复杂PWM保护功能等,如何使用CLB tool开发定制 ......
EEWORLD社区 微控制器 MCU
MicroPython 离线阅读文档
在 MicroPython 官网的 Docs 页面有相关的文档与教程: http://docs.micropython.org/en/latest/pyboard/ 234993 而这些文档是存放在这个地方: https://readthedocs.org/projects/ ......
slotg MicroPython开源版块
wince 串口通信
我自己写了一个串口通信工具, 用 VS2005 单步调试时,接收数据是正确的,但正常运行时,接受数据有误, eg: 源数据:1234567 1234567 .......... 接收显示:1111111 2345677 1111111 23456 ......
lhzisname 嵌入式系统
时序分析与时序约束
时序分析与时序约束...
tonytong 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1332  1988  398  314  1402  32  4  20  5  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved