电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB12M0000BGR

产品描述LVPECL Output Clock Oscillator, 12MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB12M0000BGR概述

LVPECL Output Clock Oscillator, 12MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB12M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率12 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
为啥选stm32 和 allegro,而不是用51,protel
这是为参与者将来考虑。 51 找工作太不值钱,能找到1500的,都是烧搞香,而且,必须软件硬件全做。 stm32 是cortex-m3最新的arm结构,找arm的工作,低于3000,您别考虑。 另外,protel简直 ......
wangkj stm32/stm8
【MXCHIP MX1081】我的WiFi控制LED
http://v.youku.com/v_show/id_XODQzODYxOTI4.html ...
90houyidai 无线连接
谁有ModeSim用法方面的书,共享下
好久没有Altera的FPGA了,最近想仿真,发现新版本只能用ModeSim仿真了,有没有用法方面的电子书,共享下,多谢!...
jixfjixf FPGA/CPLD
synplify 调用IP核
可不可以用synplify调用altera 的IP核呢,可以的话,怎样调用呢。...
火箭_1991 FPGA/CPLD
求助:atmel 89c51ed2单片机需要FLIP中点击start application才能运行的问题
如题。程序拷入后,无法运行。只有在下载软件FLIP中点击start application,程序才能运行。注明:即使拷入最简单的单片机某针脚电平高低变化的程序,也需要点start application才能运行。看89c5 ......
cl640400 51单片机
官方提供:国民技术N32G457xx资料包
特别提醒,参与测评的小伙伴看过来~ @jinglixixi @yang377156216 @lugl4313820 @oxygen_sh @fxyc87 资料包内容如下: 585044 585043 585042 585041 58 ......
nmg 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2218  864  2597  1656  2087  16  56  14  25  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved