电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIPC14N60S5

产品描述Power Field-Effect Transistor, 11A I(D), 600V, 0.45ohm, 1-Element, N-Channel, Silicon, Metal-oxide Semiconductor FET, DIE-2
产品类别分立半导体    晶体管   
文件大小74KB,共4页
制造商Infineon(英飞凌)
官网地址http://www.infineon.com/
下载文档 详细参数 全文预览

SIPC14N60S5概述

Power Field-Effect Transistor, 11A I(D), 600V, 0.45ohm, 1-Element, N-Channel, Silicon, Metal-oxide Semiconductor FET, DIE-2

SIPC14N60S5规格参数

参数名称属性值
零件包装代码DIE
包装说明UNCASED CHIP, R-XUUC-N2
针数2
Reach Compliance Codeunknown
Is SamacsysN
配置SINGLE WITH BUILT-IN DIODE
最小漏源击穿电压600 V
最大漏极电流 (ID)11 A
最大漏源导通电阻0.45 Ω
FET 技术METAL-OXIDE SEMICONDUCTOR
JESD-30 代码R-XUUC-N2
元件数量1
端子数量2
工作模式ENHANCEMENT MODE
封装主体材料UNSPECIFIED
封装形状RECTANGULAR
封装形式UNCASED CHIP
极性/信道类型N-CHANNEL
最大脉冲漏极电流 (IDM)22 A
认证状态Not Qualified
表面贴装YES
端子形式NO LEAD
端子位置UPPER
晶体管元件材料SILICON
Base Number Matches1

文档预览

下载PDF文档
Preliminary
SIPC14N60S5
Fast CoolMOS
TM
Power Transistor
FEATURES:
New revolutionary high voltage technology
Ultra low gate charge
Worlbest R
DS(on)
per chip area
Ultra low effective capacitances
Improved noise immunity
Applications:
SMPS, resonant applications
Chip Type
SIPC14N60S5
V
DS
600V
I
D
11A
Die Size
3.80 x 3.70 mm
2
Package
sawn on foil
Ordering Code
Q67050-A4093
MECHANICAL PARAMETER:
Raster size
Source pad size
Gate pad size
Area total / active
Thickness
Wafer size
Flat position
Max.possible chips per wafer
Passivation frontside
Emitter metallization
Collector metallization
Die bond
Wire bond (proposed)
Reject Ink Dot Size
Recommended Storage Environment
3.80 x 3.70
2.79 x 3.28
0.47 x 0.53
14.06 / 10.16
220
200
0
1949
Nitride
5000 nm Al Si 1% CU 0.5%
1400 nm Ni Ag –system
suitable for epoxy and soft solder die bonding
electrically conductive glue or solder
Source: Al,
500µm; Gate: Al,
125µm
0.65mm ; max 1.2mm
store in original container, in dry nitrogen,
< 6 month
mm
µm
mm
grd
2
mm
Edited by INFINEON technologies AI IP DD HV2, L 5363S, Edition 1, 09.05.01 12:50
运放的速度指标Slew rate和Rise time的区别?
手头有NE5532、NE5534;还有OP07、OP27、OP37。 做激光测距,现在需要一个能做成跟随器的高速运放。 看了一些手册发现Slew rate和Rise time这两个指标应该是反映运放速度的。但不确定具体应该 ......
魔双月壁 模拟电子
【设计工具】MicroBlaze™ 支持实例之Xilkernel 实例
  本例详细描述了使用嵌入式开发套件实现的 Xilinx 嵌入式系统,展示了Microblaze 软处理器上的 Xilkernel 的特点。用于展示内核的硬件设计包含连到2个 XPS 定时器上的 MicroBlaze 处理器、UA ......
GONGHCU FPGA/CPLD
几本verilog的书大家看看啊(续)
1777817779还有一本夏宇闻的书因太大传不上想要和我联系书名是《Verilog数字系统设计教程【夏宇闻】.rar》...
zhangkai0215 FPGA/CPLD
电路求问
不知道电路图中 marking 3MS是什么器件? ...
Benedict 综合技术交流
18B20程序
sbit DQ =P2^1; //根据实际情况定义端口 typedef unsigned char byte;typedef unsigned int word; //延时void delay(word useconds){ for(;useconds>0;useconds--);} //复位byte ow_reset(voi ......
破茧佼龙 单片机
FPGA开发板原理图+例程
昨天给了VHDL写的2个程序,今天分享一下Verilog例程。 其实,目前很多大公司都是用VHDL开发的,语法严谨,格式规范,利于工作交接和维护,大家还是学习一下比较好,毕竟技多不压人吧 我使用 ......
super红红55 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1205  1209  2266  2641  1973  34  20  57  22  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved