电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SGDNCA-18.432

产品描述CMOS/TTL Output Clock Oscillator, 1.024MHz Min, 65.54MHz Max, 18.432MHz Nom
产品类别无源元件    振荡器   
文件大小159KB,共6页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准  
下载文档 详细参数 全文预览

SGDNCA-18.432概述

CMOS/TTL Output Clock Oscillator, 1.024MHz Min, 65.54MHz Max, 18.432MHz Nom

SGDNCA-18.432规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明GWDIP6,.4
Reach Compliance Codecompliant
Is SamacsysN
最大控制电压3 V
最小控制电压0.3 V
最长下降时间5 ns
频率调整-机械NO
频率偏移/牵引率80 ppm
频率稳定性80%
JESD-609代码e4
制造商序列号S
安装特点SURFACE MOUNT
端子数量6
最大工作频率65.54 MHz
最小工作频率1.024 MHz
标称工作频率18.432 MHz
最高工作温度70 °C
最低工作温度
振荡器类型CMOS/TTL
输出负载5 TTL
封装主体材料METAL
封装等效代码GWDIP6,.4
物理尺寸8.51mm x 7.87mm x 3.3mm
电源3.3 V
认证状态Not Qualified
最长上升时间5 ns
最大压摆率15 mA
标称供电电压3.3 V
表面贴装YES
最大对称度45/55 %
端子面层Gold/Nickel (Au/Ni)
Base Number Matches1

文档预览

下载PDF文档
S-Type
Voltage Controlled Crystal Oscillator
Features
Output Frequencies to 65.536MHz
5 or 3.3 Vdc operation
Tri-State Output
Low jitter < 6pS rms (for freq >12MHz)
VCXO with CMOS outputs
0/70 or –40/85
°C
temperature range
Hermetically sealed ceramic SMD package
The S-Type Voltage Controlled Crystal
Oscillator
Applications
Output
Buffer /
Tri State
SONET/SDH
xDSL
Digital Video
Low jitter PLL’s
ESD Diodes
Description
Vc
Input
Buffer
Block Diagram
f
O
Figure 1
The VI S-Type Voltage Controlled Crystal
Oscillator (VCXO) is a quartz stabilized square
wave generator with a CMOS output and is
tested at CMOS (3.3 and 5V operation) and TTL
(5 V operation) logic levels. Devices are tested
for absolute pull range (APR) and start-up over
the operating temperature range which insures
the performance and reliability.
Vectron International 166 Glover Avenue, Norwalk CT 06856-5160
Tel:1-88-VECTRON-1
e-mail: vectron@vectron.com
逐步深入LabVIEW程序设计架构
一 设计模式 l 对于较为复杂的项目,在着手编写具体代码之前,首先要搭建出系统架构,系统架构是流程图的代码体现,好的系统架构可以大大节约系统开发和调试的时间,使得逻辑更加清晰。 常用 ......
ld056k 模拟电子
瞧瞧:5000远的键盘什么样子
30768 30769 30770 307713077230773 30774...
小娜 消费电子
一份较详细的数字后端流程介绍
数字后端流程 1. 数据准备。对于 CDN 的 Silicon Ensemble而言后端设计所需的数据主要有是Foundry厂提供的标准单元、宏单元和I/O Pad的库文件,它包括物理库、时序库及网表库,分别以.lef、.tlf ......
ruopu PCB设计
Verilog HDL语言在FPGA/CPLD开发中的应用
摘 要:通过设计实例详细介绍了用Verilog HDL语言开发FPGA/CPLD的方法,并通过与其他各种输入方式的比较,显示出使用Verilog HDL语言的优越性。 关键词: Verilog HDL;FPGA/CPLD;EDA 1 ......
songrisi FPGA/CPLD
关心锂电池和聚合物电池安全的来看一下
本帖最后由 qwqwqw2088 于 2016-8-18 09:07 编辑 锂离子和锂聚合物电池内容物不多说了,都是锂离子这点不可否认。 经引爆多个聚合物电池发现,玩炸这货有个必备条件,就是电池局 ......
qwqwqw2088 模拟与混合信号
闲置 xilinx FPGA开发板
大量闲置板子出售了 http://shop117037878.taobao.com/ 可以进店看下http://www.eeboard.com/bbs/data/attachment/forum/201604/11/023940x79fx97wx9tlcjh7.jpg http://www.eeboard.com/ ......
PENGSHIFANG 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2673  1265  2710  850  1300  37  27  17  29  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved