电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB771M000DG

产品描述LVDS Output Clock Oscillator, 771MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB771M000DG概述

LVDS Output Clock Oscillator, 771MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB771M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率771 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
分享:开关电源EMI整改实际案例
本帖最后由 qwqwqw2088 于 2018-7-19 09:12 编辑 这是一款输入宽电压120-277V 60HZ,输出48V,273mA的电源,采用Buck拓扑结构。 364920注:在最初的设计中,预留电感L1、L2,CBB电容C1、C ......
qwqwqw2088 模拟与混合信号
0815一周精彩回顾!!!
hi,大家好~又到了我们一周精彩回顾的时间啦~快来看看这周又有什么精彩好贴吧~ 一种基于FreeRTOS的CPU使用率测算方法及原理介绍 移植算法2.1 算法简介 此算法是基于操作系统的,理论上不限 ......
okhxyyo 聊聊、笑笑、闹闹
core1081
core1081开发板测试Demos这个压缩包是坏的...
左左凯 无线连接
香港宏图伟业集团有限公司元器件供求专贴
本帖最后由 paulhyde 于 2014-9-15 09:43 编辑 公司简介: 香港宏图伟业集团有限公司成立10多年来,是一家以提供“美信”半导体器件技术增值服务为主的集团化、专业化公司。经过多年的 ......
EEW 电子竞赛
求教adc08xx系列实际的adc的模块数?
求教adc08xx系列实际的adc的模块数? 不是指通道数, 查了一些手册, 但是都没有介绍....
osoon2008 模拟电子
版主STM32会有射频干扰?GPS收信号很差!
版主 STM32 会有射频干扰?GPS 收信号很差!有时候都定位不了! 我们测试很久都没发现问题! 把 MCU 取掉!GPS 单独工作很正常! 这个问题怎么解???...
vv0147 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 482  1920  2056  788  356  10  39  42  16  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved