电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SR5015-80CD

产品描述Shift Register, 80-Bit, MOS, CDIP16
产品类别逻辑    逻辑   
文件大小219KB,共4页
制造商SMSC
官网地址http://www.smsc.com/
下载文档 详细参数 全文预览

SR5015-80CD概述

Shift Register, 80-Bit, MOS, CDIP16

SR5015-80CD规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称SMSC
包装说明DIP, DIP16,.3
Reach Compliance Codeunknown
Is SamacsysN
JESD-30 代码R-XDIP-T16
JESD-609代码e0
位数80
功能数量4
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC
封装代码DIP
封装等效代码DIP16,.3
封装形状RECTANGULAR
封装形式IN-LINE
认证状态Not Qualified
表面贴装NO
技术MOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
Base Number Matches1
业内春哥爆料 君正4725 4755的惊天揭秘!
1、 君正的4725的ECC纠错能力实际上只有4bit ECC,也就是说现在用的50nm的Flash(8bit ECC纠错需求)他们都是支持不好的,何况12bit ECC纠错需求的Flash(34nm的Micron、Intel Flash)。所以君正4725的百分之十几的返修,很多是掉程序造成的。客户自行测试内幕:君正JZ4725,支持34nm Flash,读写8次左右就开始出错,然后后面会持续出...
KG5 移动便携
build 和compile 的区别?
keil uv3 中buildtarget“target1”compile*.1ccompile*.2ccompile*.3ccompile*.4clink…programsize…error warning…build 和compile 的区别?...
fengyun11747 单片机
verilog编写问题
verilog程序修改后为什么新添加的管脚没有输出,是因为配置文件的问题吗?...
Maxwell_CZH FPGA/CPLD
FPGA功耗
项目需要完成如上功能,即AD/DA,存储,发送,控制算法(控制周期40us,算法比PID略微复杂,需要单精度浮点运算,如加减乘除和开方),在此想问一下,实现这些功能FPGA的功耗大概多少?是否有低功耗的FPGA芯片可供选择...
sudongpo2018 FPGA/CPLD
轻松延长TWS真无线蓝牙耳机的充电盒的电池寿命
[i=s] 本帖最后由 alan000345 于 2018-12-14 10:46 编辑 [/i][align=left][color=rgb(85, 85, 85)][font=][size=14px][b]TI工程师分享的如何延长TWS真无线蓝牙耳机的充电盒的电池寿命的文章很好,所以这里分享给各位工程师朋友。[/b][/size][/font][/color][/align][align=le...
alan000345 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 522  636  803  1108  1494 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved