电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB1324M00DGR

产品描述LVDS Output Clock Oscillator, 1324MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB1324M00DGR概述

LVDS Output Clock Oscillator, 1324MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB1324M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1324 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
用mux+plus2设计arm9的电路图
有没有人曾经用用mux+plus2设计arm9的电路图啊,我是要用arm9在mux+plus2环境下实现指令流水线的仿真。即使没有的话 如果哪位有arm9的具体的电路图,请帮帮忙。...
mimi ARM技术
嵌入式系统中U盘随时接入都可以实现自动挂载的功能
(1)之前看网上的解决方法是移植udev。但是在查找udev资料的时候,发现udev只在linux2.6版本的内核当中使用,我的arm上面的内核是3.1版本的,这样是不是就不能移植udev了?那在这种情况下怎么 ......
全部都是泡馍 Linux开发
请推荐几本uclinux下设备驱动的书籍
本人初学uclinux下驱动编程,还望各位多多指点! 谢谢! ps:现在准备做blackfin和FPGA之间的驱动以及字符设备驱动 ...
67067710 Linux开发
【如何发进度帖通知】瑞萨电子RL78/G14评估板DIY精彩上演!
相关活动帖:【发板通知】瑞萨电子RL78/G14评估板DIY精彩上演! 【公布入围名单】瑞萨电子RL78/G14评估板DIY精彩上演! 参与DIY活动的朋友请注意,直到今天板子应该 ......
EEWORLD社区 瑞萨MCU/MPU
电脑如何和仪表安全连接?
电脑和智能仪表用RS232相连接,电脑220V电源装漏电保护器,仪表运行时漏电保护器经常跳闸,甩掉漏电保护器后,却把仪表烧了,用电笔量电脑机箱外壳和仪表外壳均无明显漏电。不知是何原因。是不 ......
eeleader 工业自动化与控制
RF2530 的学习资料
哪位大神有Q2530SB 和配套的RF2530 的学习资料啊,发一份呗,本人没有下载积分,谢谢啦...
manzyz 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2560  915  999  2726  2475  36  48  53  1  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved