电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA790M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 790MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA790M000DGR概述

CMOS/TTL Output Clock Oscillator, 790MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA790M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率790 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有人 曾经移植ffmpeg到2410下吗?
在linux下编译,求教 移植及交叉编译过程...
qqwweerr 嵌入式系统
交流信号叠加——信号峰峰值直接相加
我现在遇到一个问题,需要将两个相同的传感器信号进行叠加,然后进行放大,后处理。 现在的问题是,两个传感器出来的信号,频率不相同(相差1HZ左右),相位不同(ms级上的不同)。但实际测试 ......
Kris_auspicious 工业自动化与控制
【工程师博文】想要提升自己使用示波器的技能,请阅读此文
我希望与您分享从我多年的出差经历中与 1000 多名示波器用户的交流中所获得的一点心得。如果您想要提升自己使用示波器技能,阅读此文将会增进您对示波器的了解,而不会像我访问的很多示波器用户 ......
nmg 测试/测量
嵌入式C C++语言精华
收集大放送...
caoshangfei 嵌入式系统
hi3516a 采集显示延时测试
在 hi3516a 中,运行 vio 实现视频的实时采集和显示的系统延时(回环输出);系统的结构如下: 225960225962225961 上面的几个图是海思手册中的结构模块关系图,看完这个图,对比TI的相 ......
37°男人 DSP 与 ARM 处理器
瑞萨CPK-RA6M4 开发板测评----ADC
1、本次测评内容为RA6M4的ADC模块 之前虽然是使用RTT的Scons构建的工程项目,但是一直没有使用RTT进行线程的创建,都是采用裸机方式对模块进行测评。 本次测评将创建一个专门用于ADC转 ......
chen@peng 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1552  752  366  1563  2171  23  18  48  32  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved