电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA1215M00DGR

产品描述LVDS Output Clock Oscillator, 1215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA1215M00DGR概述

LVDS Output Clock Oscillator, 1215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA1215M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1215 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于HPS控制IP核的问题
362146 自己按照上面的逻辑写的一个led--IP核,定义了两个寄存器(控制寄存器)(数据寄存器),按照my -first-hps-fpga的工程模板,替换掉PIO-LED,执行.sh文件生成hps0.h的时候为什么只有 ......
LiFan123 FPGA/CPLD
新人来逛逛
我是新手,有些不懂的,还请各位赐教...
qq253282868 聊聊、笑笑、闹闹
【设计工具】Xilinx FPGA 电路配置
FPGA配置电路可以看成用户设计和硬件电路之间的连接纽带,最终目的是在一定外部条件下,准确快速地实现FPGA系统配置。 在FPGA的配置系统中,软件编程由FPGA提供商提供,设计人员要掌握其操作 ......
nwx8899 FPGA/CPLD
本人收集的各种手机模块的示例程序
希望可以有参考价值。 1.西门子: TC35 MC35 2.WAVECOM: Q2403 Q2501 3.索尼爱立信: GR47 4.华为: GTM900 5.中兴: MZ28 等等。。。。...
呱呱 单片机
MSP430仿真器驱动安装的问题
各位大侠,紧急求助,我买了一个MSP430仿真器PCB空板,焊好后通过USB插上电脑后,电脑设别后就自动装上了驱动 73734 然后我就更新了固件,连接板子下载程序,可是下不进去,显示了如下图 ......
tangguanglun 微控制器 MCU
dsPIC 及其在交流变频调速中的应用研究
在现代交流调速中,越来越多地采用交流变频调速。PWM变频器与鼠笼型电机的结合,就性价比而言是公认的优选方案。Microchip公司生产的16位微处理器dsPIC30F4012具有片内波形发生器,是专为电机高 ......
frozenviolet Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2532  1258  1548  30  1992  49  22  40  28  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved