电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT25C11VI-1.8

产品描述EEPROM, 128X8, Serial, CMOS, PDSO8, ROHS COMPLIANT, SOIC-8
产品类别存储    存储   
文件大小305KB,共12页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
标准  
下载文档 详细参数 全文预览

CAT25C11VI-1.8概述

EEPROM, 128X8, Serial, CMOS, PDSO8, ROHS COMPLIANT, SOIC-8

CAT25C11VI-1.8规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Catalyst
零件包装代码SOIC
包装说明SOP, SOP8,.25
针数8
Reach Compliance Codeunknown
ECCN代码EAR99
Is SamacsysN
最大时钟频率 (fCLK)1 MHz
数据保留时间-最小值100
耐久性1000000 Write/Erase Cycles
JESD-30 代码R-PDSO-G8
JESD-609代码e3
长度4.9 mm
内存密度1024 bit
内存集成电路类型EEPROM
内存宽度8
功能数量1
端子数量8
字数128 words
字数代码128
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织128X8
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行SERIAL
峰值回流温度(摄氏度)260
电源2/5 V
认证状态Not Qualified
座面最大高度1.75 mm
串行总线类型SPI
最大待机电流0.000001 A
最大压摆率0.005 mA
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)1.8 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度3.9 mm
最长写入周期时间 (tWC)10 ms
写保护HARDWARE/SOFTWARE
Base Number Matches1

文档预览

下载PDF文档
CAT25C11/03/05/09/17
1K/2K/4K/8K/16K SPI Serial CMOS EEPROM
FEATURES
s
10 MHz SPI compatible
s
1.8 to 6.0 volt operation
s
Hardware and software protection
s
Low power CMOS technology
s
SPI modes (0,0 & 1,1)*
s
Commercial, industrial, automotive and extended
s
1,000,000 program/erase cycles
s
100 year data retention
s
Self-timed write cycle
s
8-pin DIP/SOIC, 8-pin TSSOP and 8-pin MSOP
s
16/32-byte page write buffer
s
Write protection
temperature ranges
– Protect first page, last page, any 1/4 array or
lower 1/2 array
DESCRIPTION
The CAT25C11/03/05/09/17 is a 1K/2K/4K/8K/16K-Bit
SPI Serial CMOS EEPROM internally organized as
128x8/256x8/512x8/1024x8/2048x8 bits. Catalyst’s
advanced CMOS Technology substantially reduces
device power requirements. The CAT25C11/03/05
features a 16-byte page write buffer. The 25C09/17
features a 32-byte page write buffer.The device operates
via the SPI bus serial interface and is enabled though a
Chip Select (CS). In addition to the Chip Select, the clock
PIN CONFIGURATION
CS
SO
WP
VSS
MSOP Package (R, Z, GZ)* SOIC Package (S, V, GV)
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
*CAT25C11/03 only
PIN FUNCTIONS
Pin Name
SO
SCK
WP
V
CC
V
SS
CS
SI
i
D
c
s
Ground
Function
Serial Data Output
u
n
i
t
n
o
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
input (SCK), data in (SI) and data out (SO) are required
to access the device. The
HOLD
pin may be used to
suspend any serial communication without resetting the
serial sequence. The CAT25C11/03/05/09/17 is designed
with software and hardware write protection features
including Block Write protection. The device is available
in 8-pin DIP, 8-pin SOIC, 8/14-pin TSSOP and 8-pin
MSOP packages.
d
e
8
7
6
5
VCC
HOLD
SCK
SI
a
P
CS
SO
WP
VSS
1
2
3
4
s
t
r
8
7
6
5
VCC
HOLD
SCK
SI
DIP Package (P, L, GL)
CS
SO
WP
VSS
1
2
3
4
TSSOP Package (U, Y, GY)
BLOCK DIAGRAM
SENSE AMPS
SHIFT REGISTERS
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
Serial Clock
Write Protect
+1.8V to +6.0V Power Supply
SO
SI
CS
WP
HOLD
SCK
I/O
CONTROL
SPI
CONTROL
LOGIC
BLOCK
PROTECT
LOGIC
CONTROL LOGIC
XDEC
EEPROM
ARRAY
Chip Select
Serial Data Input
Suspends Serial Input
No Connect
HOLD
NC
DATA IN
STORAGE
HIGH VOLTAGE/
TIMING CONTROL
* Other SPI modes available on request.
STATUS
REGISTER
Doc. No. 1017, Rev. L
© 2005 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
EEWORLD大学堂----跟我学HLS
跟我学HLS:https://training.eeworld.com.cn/course/4854本系列教学视频由赛灵思高级战略应用工程师带领你从零开始,一步步深入掌握 HLS 以及 UltraFAST 设计方法,帮助您成为系统设计和算法加 ......
抛砖引玉 FPGA/CPLD
ip 核生成RAM ,完美仿真,不过还有一点小细节想请教各位大神
本帖最后由 调戏、和尚/ 于 2015-7-29 20:43 编辑 bg8.png用 ip 核生成的单口RAM 1024*8的大小 仿真图已经出来,正确无误,只是还有一点小疑问 ......
调戏、和尚/ FPGA/CPLD
拆、评有奖——你离真正拥有它只差这么一拆!
最近你又拆什么了?为什么要拆?维修?改装?还是就为了拆开一探究竟,顺便提高自己的动手能力,帮助身边朋友、同事、家里的娃增长见识,开阔眼界!299491 有位名人曾经说过: 不能拆解便不 ......
eric_wang 以拆会友
求介绍DSP具体型号
求介绍DSP具体型号 我的需求如下: 1.主频50M+; 2.ADC通道数8+,精度8-12位(最好可调,像MSP430),内阻希望尽量高点,因为我是要用分压法测电阻的,被测电阻阻值为100M--10K; 速度希 ......
shushu DSP 与 ARM 处理器
SPI0i为什么使能通不过?
我用厂家的SPI范例测试,程序不能运行,经过逐行排查,发现程序运行到SPI0_enable时就停顿了,我在KEIL5里debug是可以运行过这行的,可是下载到板上却运行不过这行,请教大家这应该是什么问 ......
hujj GD32 MCU
【中科蓝讯AB32VG1 RISC-V板“碰上”RTT】先运行起来
昨天就收到板子了,板子比较小巧紧凑。元件是手工焊接的,焊接的很好,板面也很干净。板载了音频插孔,SD座等。 不管怎么样,先把IDE搭起来。 第一步,先在RTT-STUDIO的SDK管理器里面,加 ......
qiangtech 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 700  1028  871  2697  2600  48  44  5  24  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved