电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB340M000BGR

产品描述LVPECL Output Clock Oscillator, 340MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB340M000BGR概述

LVPECL Output Clock Oscillator, 340MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB340M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率340 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求基于ds1302的单片机万年历数码管显示的程序
菜鸟求助:Sad:...
鼻涕兽 单片机
也谈单片机控制的开关电源
关于单片机控制开关电源的文章,本版发出了不少帖,争论也很激烈.趁此机会我也谈谈我的几点看法. 单片机控制开关电源,单从对电源输出的控制来说,可以有几种控制方式. 其一是单片机输出一个 ......
maychan 单片机
无线通信收发信机架构漫谈
无线通信收发信机架构漫谈2015/4/9 enrich_you@qq.com 十年便是一个轮回。在无线通信领域,昔日的霸主摩托罗拉、西门子、阿尔卡特等已渐渐远去,爱立信也在积极转型,最近又听说诺基亚 ......
enrich_you ADI 工业技术
ARM初学者求方法
我之前主要从事MSP430单片机的开发,51和AVR也玩过,但对ARM一点都不懂,现在想开始自学ARM,并且手上有一套TI公司的LM3S3748开发板,在此想请教一下玩ARM的高手指教一下入门的方法,推荐一本 ......
sdx_none ARM技术
Wince4.2下ARM9(三星2410)与FPGA(内有矩阵键盘)通信
公司的板子,主芯片s3c2410,另有fpga,内有编好的矩阵键盘 它们在一块板子上总线连接,理论上总线驱动加载好,就可以使用键盘 原来系统是wince4.2,且没有源码 有一个已经开发好的MFC的exe ......
jnjn120120 嵌入式系统
IAR生成的HEX文件不能在protues里运行
程序如下,编译能通过,我的IAR是5.2版本的 请问5.2版本这样生成HEX文件可以吗,为什么我烧进板里也不行,程序没问题,程序用4.12版本的IAR就可以 想问一些5.2版本的HEX文件怎样生成 //#in ......
liyanqing611 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1738  2119  1209  1480  1425  52  42  11  30  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved