电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC89M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 89MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC89M0000DG概述

CMOS/TTL Output Clock Oscillator, 89MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC89M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率89 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
嵌入式系统的各种常见外设总结
背景 嵌入式系统中,硬件方面,有很多常见的外围设备。 在此,专门整理一下。 什么是嵌入式系统中的外设 外设==外部设备==Peripheral · 外部:主要指的是除了嵌入式系统中主要的CPU,即 ......
技术小白521 ARM技术
【我与WEBENCH】用WEBENCH做的TPS54360宽电压5V3.5ADC电源设计与TI公司模块的对比测试
【我与WEBENCH】用WEBENCH做的TPS54360宽电压5V3.5ADC电源设计与TI公司TPS54360DC-DC 转换器评估模块的对比测试一.WEBENCH简介WEBENCH环境提供了创建电源所需的点对点设计和原型工具来满足设计 ......
yyy787 模拟与混合信号
全国大学生电子设计竞赛……一等奖作品(6)
本帖最后由 paulhyde 于 2014-9-15 03:40 编辑 凌阳 16 位单片机在 2005 年全国大学生电子竞赛中的应用. 正弦信号发生器 集成运放综合参数测试仪 简易频谱分析仪 单工无线呼叫系统 悬挂运 ......
lk972105 电子竞赛
寒假马上就有过去了
各位;寒假马上就要过去了;我们都要上班上学;不过这也是新一年的开始。 ...
白家瑞 聊聊、笑笑、闹闹
关于JPEG图像压缩问题交流
大家谁有搞过基于STM32的JPEG图像压缩,我做了一半,可以交流一下吗?...
lucy1289 stm32/stm8
为什么端口会出问题?
使用PIC16F73,在进行端口操作时,使用类似PORTC=0xff的语句,在I/O口上输出高、低电平,PORTC很灵,可是对于PORTB操作完后,在端口上会出现不高不低的电平;而PORTA,如果有两条操作的语句,第 ......
yazierqiu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1572  2222  164  1426  2225  59  10  38  40  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved