电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC785M000DG

产品描述LVPECL Output Clock Oscillator, 785MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MC785M000DG概述

LVPECL Output Clock Oscillator, 785MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC785M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率785 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531

推荐资源

24位温度传感器
24位温度传感器 ...
zzzzer16 测试/测量
静电损坏PCB板的原理分析
前几天一个生产PCB板子的客户像我咨询采用什么样的防静电产品。说到PCB板这种电子产品,若研发技术上没有问题,一旦出现故障,多半与静电有关。众所周知,静电无处不在,对于一些微小的 ......
ESD技术咨询 PCB设计
在Linux里读取UBOOT环境变量
在Linux里读取UBOOT环境变量 2012-12-14 17:06:21| 分类: 默认分类 | 标签:linux uboot 环境变量 |字号 订阅 可以通过mtd方式读取,也可以用ioremap方式。不过这些都比较麻 ......
Wince.Android 嵌入式系统
英特尔杯新科状元--用科技唤醒皮影艺术第二春
53609这就是我们在古装电视剧里常见的皮影演示。在那些个缺少光影,没有霓虹的年代,这个需要大量人力,大量前期准备的娱乐项目 是只有官宦人家才能享受到的奢侈。而在2010年英特尔杯嵌入式专 ......
wanggq 机器人开发
边界扫描标准在FPGA中的应用.pdf
边界扫描标准在FPGA中的应用.pdf ...
雷北城 FPGA/CPLD
求助STM32CAN收发PA11&12回环OK正常模式无数据发送
问题如题,以下是我的源代码:请各位大侠帮帮忙! 源代码有两个部分,一个是main.c 一个是stm32f10x_it.c(此文件中我只使用了can接收中断和系统定时中断) (cantx和canrx都是一样的) ......
yangtianle stm32/stm8

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 631  1866  1865  252  69  13  38  6  2  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved