电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC141M000DG

产品描述CMOS/TTL Output Clock Oscillator, 141MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WC141M000DG概述

CMOS/TTL Output Clock Oscillator, 141MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC141M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率141 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
智能车信息回放系统6
智能车信息回放系统6...
zhshmzd123654 汽车电子
已有文件abc.inf和abc.sys,如何用wise打包驱动?
reference manual已阅,但是依然没有找到方法。 基本的使用我已经明白,设计到inf如何使用的部分不是很清楚,目前已经完成的操作就是: 1.拷贝文件。 abc.sys -> $(WINNT)\System32\DRIV ......
weiyujuan 嵌入式系统
请教6416与FIFO连接的读写问题
我的6416板子在EMIFB的CE2连了一片FIFO,15ns的 用CE2的片选作为FIFO的读信号 FIFO的读时钟为ECLKOUT2,设置为EMIF输入时钟的一半,大约67MHz 系统时钟跑到300MHz 调试的时候发现,EMIFB ......
eris2007 DSP 与 ARM 处理器
USART2 中断
怎样开启 USART2的接收空中断 紧急求助 再搞不定 就闪人了- -! 在启动文件中已经设置好了 中断函数入口 是不是直接在 stm32f10x_it.c 中 直接写就可以?然后在main中调用 我用一下的 ......
duzhiming stm32/stm8
WinCE初学者求一道具体API编程题
WinCE API 编程: 实现简单的画图。至少能画线、矩形、圆等;能选择画笔的粗细、颜色;笔刷的颜色等。...
xw99 嵌入式系统
[寻求] 飞思卡尔HCS08系列单片机高手
飞思卡尔HCS08系列单片机, 需要在CodeWarrior的环境下用C语言编程, 单片机需要通过SPI送8位指令给一个IC, 然后接受16位数据. 3次操作后对所接受的数据进行计算, 把得到的结果送到RS232 IC. 已有 ......
vwvw00 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2209  251  649  1232  746  46  47  36  21  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved