电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA118M000DGR

产品描述LVPECL Output Clock Oscillator, 118MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA118M000DGR概述

LVPECL Output Clock Oscillator, 118MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA118M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率118 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
怎样在wince上播放xvid视频编码的AVI文件??
怎样在wince上播放xvid视频编码的AVI文件?? wince默认支持mpeg4的AVI文件,但是没有对xvid和divx的支持~...
weijing1225 嵌入式系统
CSrollView的滚动
我Wince中CSrollView上下滚动,视图刷新不正确,难道在OnDraw中画的是物理坐标,该怎么解决,比如我画一个矩形(0,0,50,50),然后我滚动视图到最底下,刷新后视图后还在左上角显示矩形...
hahale26 嵌入式系统
5G和物联网将成为伟大的均衡器
预计5G网络服务的推出将有助于企业更有效地管理物联网(IoT)产生的持续大量信息。人们普遍认为,5G技术将改善关键任务服务所需的近瞬时通信,例如自动驾驶车辆操作,远程机器人辅助外科手术 ......
朗锐智科 机器人开发
vs2005打包的安装程序和vs2005+sp1打包的程序能在.net 2.0cf下运行吗?
现在有个PDA程序,原来是用VS2005开发的,我现在用VS2005+SP1来开发,开发完后打包成CAB文件,能在PDA下运行,但是运行一段时间可能就会有死机或出错,我这个程序打包时用的是DEBUG,程序中原来 ......
bigbird 嵌入式系统
共射放大电路分析
电路图 77399 参数设置 77400 帮助 77401 示波器 77402 为什么放大 倍数和计算的不一样 波形也不对 ...
eeboyok 模拟电子
电压互感器
电压互感器的工作原理 在测量交变电流的大电压时,为能够安全测量在火线和地线之间并联一个变压器(接在变压器的输入端),这个变压器的输出端接入电压表,由于输入线圈的匝数大于输出线圈的匝数,因 ......
破茧佼龙 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2555  2468  1193  2099  240  44  11  21  55  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved