电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MT57W1MH18BF-4

产品描述DDR SRAM, 1MX18, 0.45ns, CMOS, PBGA165, 13 X 15 MM, 1 MM PITCH, FBGA-165
产品类别存储    存储   
文件大小401KB,共27页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

MT57W1MH18BF-4概述

DDR SRAM, 1MX18, 0.45ns, CMOS, PBGA165, 13 X 15 MM, 1 MM PITCH, FBGA-165

MT57W1MH18BF-4规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Cypress(赛普拉斯)
零件包装代码BGA
包装说明TBGA,
针数165
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
Is SamacsysN
最长访问时间0.45 ns
其他特性PIPELINED ARCHITECTURE
JESD-30 代码R-PBGA-B165
JESD-609代码e0
长度15 mm
内存密度18874368 bit
内存集成电路类型DDR SRAM
内存宽度18
湿度敏感等级3
功能数量1
端子数量165
字数1048576 words
字数代码1000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1MX18
封装主体材料PLASTIC/EPOXY
封装代码TBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)220
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
2 MEG
X
8, 1 MEG
X
18, 512K
X
36
1.8V V
DD
, HSTL, DDRIIb2 SRAM
18Mb DDRII CIO SRAM
2-Word Burst
Features
DLL circuitry for accurate output data placement
Pipelined, double-data rate operation
Common data input/output bus
Fast clock to valid data times
Full data coherency, providing most current data
Two-tick burst counter for low DDR transaction size
Two input clocks (K and K#) for precise DDR timing at
clock rising edges only
Two output clocks (C and C#) for precise flight time
and clock skew matching—clock and data delivered
together to receiving device
Optional-use echo clocks (CQ and CQ#) for flexible
receive data synchronization
Permits up to one new data request per clock cycle
Simple control logic for easy depth expansion
Internally self-timed, registered writes
Core V
DD
= 1.8V (±0.1V); I/O V
DD
Q = 1.5V to V
DD
(±0.1V) HSTL
Clock-stop capability with µs restart
13mm x 15mm, 1mm pitch, 11 x 15 grid FBGA package
User-programmable impedance output
JTAG boundary scan
MT57W2MH8B
MT57W1MH18B
MT57W512H36B
Figure 1: 165-Ball FBGA
Table 1:
Valid Part Numbers
DESCRIPTION
2 Meg x 8, DDRIIb2 FBGA
1 Meg x 18, DDRIIb2 FBGA
512K x 36, DDRIIb2 FBGA
PART NUMBER
MT57W2MH8BF-xx
MT57W1MH18BF-xx
MT57W512H36BF-xx
Options
• Clock Cycle Timing
3ns (333 MHz)
3.3ns (300 MHz)
4ns (250 MHz)
5ns (200 MHz)
6ns (167 MHz)
7.5ns (133 MHz)
• Configurations
2 Meg x 8
1 Meg x 18
512K x 36
• Package
165-ball, 13mm x 15mm FBGA
• Operating Temperature Range
Commercial (0°C
£
T
A
£
+70°C)
NOTE
:
Marking
1
-3
-3.3
-4
-5
-6
-7.5
MT57W2MH8B
MT57W1MH18B
MT57W512H36B
F
None
1. A Part Marking Guide for the FBGA devices can be found on
Micron’s Web site—http://www.micron.com/numberguide.
The Micron
®
DDRII synchronous, pipelined burst
SRAM employs high-speed, low-power CMOS designs
using an advanced 6T CMOS process.
The DDR SRAM integrates an SRAM core with
advanced synchronous peripheral circuitry and a burst
counter. All synchronous inputs pass through registers
controlled by an input clock pair (K and K#) and are
latched on the rising edge of K and K#. The synchro-
nous inputs include all addresses, all data inputs,
active LOW load (LD#), read/write (R/W#), and active
LOW byte writes or nibble writes (BWx# or NWx#).
Write data is registered on the rising edges of both K
and K#. Read data is driven on the rising edge of C and
C# if provided, or on the rising edge of K and K# if C
and C# are not provided.
Asynchronous inputs include impedance match
(ZQ). Synchronous data outputs (Q, sharing the same
physical balls as the data inputs D) are tightly matched
General Description
18Mb: 1.8V V
DD
, HSTL, DDRIIb2 SRAM
MT57W1MH18B_H.fm – Rev. H, Pub. 3/03
1
©2003 Micron Technology, Inc.
低价转让stm32开发板
前段时间在淘宝买了一个stm32的开发板,原价是288,这个开发板买来之后从未用过,全新的,买的时候是288,现在我想以150的低价转让,请有意者电联15365121676,QQ1271673214 ,谢谢! 本帖最后 ......
烟雨江南 淘e淘
国外老师用microbit教逻辑门
本帖最后由 dcexpert 于 2017-6-19 20:30 编辑 国外一个老师使用microbit教学生学习逻辑门电路。 I wanted a hands on way to teach logic gates and truth tables to my students, so I ......
dcexpert MicroPython开源版块
简易交通控制红绿灯
19082 简易灯,不设转弯方向指示,交叉时间相同 四个键,按STOP键停止计时,此时可按ADD1键对时间加1,按SUN1键减1,加到99停止加,减到10停止减,按RUN键重新按新的设置时间启动计时。 计 ......
xu__changhua 单片机
综合时选错了速度等级有无影响?
最近做一个项目,用的是Actel的ProASIC3系列,A3P250,代码综合的时候将速度等级选成了-2级,实际芯片是Std级,最后生成烧写文件下载进去以后发现功能都还正常。 后来我对比了将速度等级设为不 ......
csjedi FPGA/CPLD
有没有提供PDA设备的朋友。我公司想采购
有没有提供PDA设备的朋友。我公司想采购。样机做二次开发。。 系统平台最好是PPC 2003 以上的版本。 我的QQ:46324287... 白天都在线...
卐葉子紛飛♂ 嵌入式系统
多用途200米BP机报警器
这是一种特别设计的BP机,将这种BP机别在腰间能收到专用发射机发出的信号,并且进行报警鸣响。这种BP机使用两节UM5型8号碱性电池供电,静态守候电流约3毫安,可以连续使用2星期。BP机设有电源开 ......
rain 单片机

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2697  2467  972  58  2711  55  50  20  2  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved