电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC581M000DG

产品描述LVPECL Output Clock Oscillator, 581MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC581M000DG概述

LVPECL Output Clock Oscillator, 581MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC581M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率581 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教:IBM笔记本的并口无法下载430程序
请教:IBM笔记本的并口无法下载430程序? 我用的笔记本的型号是IBM:T23,带并口 但是无法下载程序,在台式机上就可以下载430程序,请教,如何解决? 急求!!!...
goodxinna 微控制器 MCU
FPGA监控应用解决方案(Altera和Apical)
Altera公司 和Apical有限公司宣布,为视频监控摄像机提供世界上第一个高清晰宽动态范围(WDR) CMOS图像传感器处理解决方案。在内华达洲拉斯维加斯3月24号到26号举行的国际安防大会(ISC)西部博览 ......
xyh_521 Microchip MCU
咨询
我经常上网站找datasheet,而且我们公司也代理传感器,是VTI的直接代理商。我想知道电子工程世界的这些供应商是如何加入的?是投了广告还是网站编辑主动收录的还是需要我们供应提供信息加入?请 ......
paul_guo 为我们提建议&公告
在单片机中UART_GetSInt(Dat)什么意思
在单片机中UART_GetSInt(Dat)什么意思 ...
人心难测 51单片机
请教高手啊关于EVC下CEDIT重载后如何画边框颜色啊
新手,多谢了...
saqi99 嵌入式系统
ARM机器人破解魔方世界纪录--EEWORLD大学堂
ARM机器人破解魔方世界纪录:https://training.eeworld.com.cn/course/2162配备三星 Galaxy S4 、由 ARM 首席工程师 Gilday 和安全系统工程师 Dobson 共同设计的 Cubestormer III 机器人在英国 ......
chenyy 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2324  2214  186  245  1324  14  19  27  24  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved