电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T3399S166BCI8

产品描述Application Specific SRAM, 128KX18, 12ns, CMOS, PBGA256
产品类别存储    存储   
文件大小304KB,共28页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70T3399S166BCI8概述

Application Specific SRAM, 128KX18, 12ns, CMOS, PBGA256

70T3399S166BCI8规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
包装说明BGA, BGA256,16X16,40
Reach Compliance Codenot_compliant
Is SamacsysN
最长访问时间12 ns
最大时钟频率 (fCLK)166 MHz
I/O 类型COMMON
JESD-30 代码S-PBGA-B256
JESD-609代码e0
内存密度2359296 bit
内存集成电路类型APPLICATION SPECIFIC SRAM
内存宽度18
湿度敏感等级3
端口数量2
端子数量256
字数131072 words
字数代码128000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织128KX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源2.5,2.5/3.3 V
认证状态Not Qualified
最大待机电流0.02 A
最小待机电流2.4 V
最大压摆率0.51 mA
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
Base Number Matches1

文档预览

下载PDF文档
Features:
HIGH-SPEED 2.5V
512/256/128K X 18
IDT70T3339/19/99S
SYNCHRONOUS
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed data access
– Commercial: 3.4 (200MHz)/3.6ns (166MHz)/
4.2ns (133MHz)(max.)
– Industrial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Interrupt and Collision Detection Flags
Full synchronous operation on both ports
– 5ns cycle time, 200MHz operation (14Gbps bandwidth)
– Fast 3.4ns clock to data out
– 1.5ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 200MHz
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
Dual Cycle Deselect (DCD) for Pipelined Output Mode
2.5V (±100mV) power supply for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 166MHz and 133MHz
Available in a 256-pin Ball Grid Array (BGA), a 144-pin Thin
Quad Flatpack (TQFP) and 208-pin fine pitch Ball Grid Array
(fpBGA)
Supports JTAG features compliant with IEEE 1149.1
Due to limited pin count JTAG, Collision Detection and
Interrupt are not supported on the 144-pin TQFP package
Green parts available, see ordering information
Functional Block Diagram
UB
L
LB
L
UB
R
LB
R
FT/PIPE
L
1/0
0a 1a
a
0b 1b
b
1b 0b
b
1a 0a
a
1/0
FT/PIPE
R
R/W
L
CE
0L
CE
1L
1
0
1/0
B B
WW
0 1
L L
B B
WW
1 0
R R
1
0
1/0
R/W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
1b 0b 1a 0a
FT/PIPE
L
0/1
0a 1a 0b
1b
,
0/1
FT/PIPE
R
ab
512/256/128K x 18
MEMORY
ARRAY
ba
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
CLK
L
A
18L
(1)
A
0L
REPEAT
L
ADS
L
CNTEN
L
A
18R (1)
CLK
R
,
Counter/
Address
Reg.
ADDR_L
ADDR_R
Counter/
Address
Reg.
A
0R
REPEAT
R
ADS
R
CNTEN
R
TDI
TCK
TMS
TRST
CE
0 L
CE1L
R/
W
L
INTERRUPT
COLLISION
DETECTION
LOGIC
CE
0 R
CE1R
R/
W
R
JTAG
TDO
COL
L
INT
L
ZZ
L
(2)
COL
R
INT
R
ZZ
CONTROL
LOGIC
ZZ
R
(2)
5652 drw 01
NOTES:
1. Address A
18
is a NC for the IDT70T3319. Also, Addresses A
18
and A
17
are NC's for the IDT70T3399.
2. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. All static inputs, i.e., PL/FTx and
OPTx and the sleep mode pins themselves (ZZx) are not affected during sleep mode.
JULY 2008
DSC-5652/5
1
©2008 Integrated Device Technology, Inc.
混合信号系统接地揭秘
如果分割接地层并且线路穿过分割线(如图1所示),那么电流返回通路在哪里呢?假设两个层在某处连接(通过在一个单独点),则返回电流必在该大型环路内流动。大型环路内的高频电流产生辐射和高 ......
wstt 模拟与混合信号
国内资料最份丰富的电子论坛EETOP
http://www.eetop.cn/bbs/index.php?fromuid=76214 国内资料最份丰富的电子论坛EETOP 这里有很多电子方面的资料 ...
qqai 嵌入式系统
求助三句话的程序,我找不到哪里错了
我在主循环中想让LED闪动,这样写的void main(){while(1){ GPIO_ResetBits(GPIOA, GPIO_Pin_2); // 点亮LED for(i=0;i<0xfffffff;i++); // 延时 GPIO_SetBits(GPIOA, GPIO_Pi ......
iiijjj0323 微控制器 MCU
谁有单片机与PC机串口通讯
跪求,单片机与PC机串口通讯的原理图和下位机程序!!!...
2007zj 单片机
zigbee接入第2个采集点后无法控制控制节点
我是根据别人程序改的,别人程序是协调器能采集4个采集点的传感器数据并能控制4个采集点上led,手机——pc——协调器整个系统都没问题。我现在改成采集3个采集点数据,把第4个采集点改成控制点 ......
98312226 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2380  2145  866  162  512  33  24  51  35  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved