电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NAND01GR3M2AZB5F

产品描述256/512Mb/1Gb (x8/x16, 1.8/3V, 528 Byte Page) NAND Flash Memories + 256/512Mb (x16/x32, 1.8V) LPSDRAM, MCP
产品类别存储    存储   
文件大小170KB,共23页
制造商ST(意法半导体)
官网地址http://www.st.com/
标准
下载文档 详细参数 全文预览

NAND01GR3M2AZB5F概述

256/512Mb/1Gb (x8/x16, 1.8/3V, 528 Byte Page) NAND Flash Memories + 256/512Mb (x16/x32, 1.8V) LPSDRAM, MCP

NAND01GR3M2AZB5F规格参数

参数名称属性值
是否Rohs认证符合
厂商名称ST(意法半导体)
Reach Compliance Codeunknow
ECCN代码EAR99
JESD-30 代码R-PBGA-B137
内存集成电路类型MEMORY CIRCUIT
混合内存类型FLASH+SDRAM
端子数量137
最高工作温度85 °C
最低工作温度-30 °C
封装主体材料PLASTIC/EPOXY
封装代码FBGA
封装等效代码BGA137,10X15,32
封装形状RECTANGULAR
封装形式GRID ARRAY, FINE PITCH
电源1.8 V
认证状态Not Qualified
标称供电电压 (Vsup)1.8 V
表面贴装YES
温度等级OTHER
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM

文档预览

下载PDF文档
NAND256-M
NAND512-M, NAND01G-M
256/512Mb/1Gb (x8/x16, 1.8/3V, 528 Byte Page) NAND
Flash Memories + 256/512Mb (x16/x32, 1.8V) LPSDRAM, MCP
Features
Multi-Chip Packages
– 1 die of 256 Mb, 512 Mb (x8/ x16) NAND
Flash + 1 die of 256 Mb (x16) SDR
LPSDRAM
– 1 die of 256 Mb, 512 Mb (x8/ x16) NAND
Flash + 2 dice of 256 Mb (x16) SDR
LPSDRAMs
– 1 die of 256 Mb, 512 Mb (x8/ x16) NAND
Flash +1 die of 256 Mb (x16) DDR
LPSDRAM
– 1 die of 512 Mb (x16) NAND Flash + 1 die
of 256 Mb or 512 Mb (x16) DDR LPSDRAM
Supply voltages
– V
DDF
= 1.7V to 1.95V or 2.5V to 3.6V
– V
DDD
= V
DDQD
= 1.7V to 1.9V
Electronic Signature
ECOPACK
®
packages
Temperature range
– -30 to 85°C
FBGA
TFBGA107 10.5 x 13 x 1.2mm
TFBGA149 10 x 13.5 x 1.2mm
LFBGA137 10.5 x 13 x 1.4mm
TFBGA137 10.5 x 13 x 1.2 mm
(1)
(1) Preliminary specifications.
Fast Block Erase
– Block erase time: 2ms (typ)
Status Register
Data integrity
– 100,000 Program/Erase cycles
– 10 years Data Retention
Flash Memory
NAND Interface
– x8 or x16 bus width
– Multiplexed Address/ Data
Page size
– x8 device: (512 + 16 spare) Bytes
– x16 device: (256 + 8 spare) Words
Block size
– x8 device: (16K + 512 spare) Bytes
– x16 device: (8K + 256 spare) Words
Page Read/Program
– Random access: 15µs (max)
– Sequential access: 50ns (min)
– Page program time: 200µs (typ)
Copy Back Program mode
– Fast page copy without external buffering
LPSDRAM
Interface: x16 or x 32 bus width
Deep Power Down mode
1.8v LVCMOS interface
Quad internal Banks controlled by BA0 and
BA1
Automatic and controlled Precharge
Auto Refresh and Self Refresh
– 8,192 Refresh cycles/64ms
– Programmable Partial Array Self Refresh
– Auto Temperature Compensated Self
Refresh
Wrap sequence: sequential/interleave
Burst Termination by Burst Stop command and
Precharge command
August 2006
Rev 5
1/23
www.st.com
2
怎么样将FPGA工程设计加密转移传输
1、第一种方法是使用增量编译,将自己的设计作为一个子模块或者分区(partition),设计完成以后生成一个QXP文件传递给合作单位。具体的操作方法,有时间可以专门弄一篇介绍增量编译的文章。 ......
eeleader FPGA/CPLD
新唐单片机汇编进行亮灭操作无效
我在网上买了一个小系统的N76E003开发板,可以用串口下载程序,可以点亮灯,程序如下: MIAN: ANL P1M1,#11110111B ORL P1M2,#11111111B CLR P1.3 LCALL YS SETB P1.3 LCA ......
小米51 单片机
eZ430-RF2500试用心得(六)—传感实验进行时 犹需掌握寄存器
经过前一段时间研究,算是把TI的片内温度测量例程基本搞懂了。眼看着所剩时间已经不多,虽然还是感觉没到开发自己的程序的时候,但也不得不硬着头皮尝试着来添加自己的应用了。所以,昨天早上起 ......
wwh19910609 微控制器 MCU
放酒驾测试系统(酒精采集)
今天自己做了第一个单片机系统-酒驾测试...
逍遥YZ TI技术论坛
PD电源的检测和要求
各位大神,谁有关于PD电源的检测和要求,如果有设计标准就更好,有的大神恼烦发一份呗 ...
DANDAN12300 开关电源学习小组

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2317  1994  1622  713  2821  43  35  55  10  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved