电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NJ88C50/MA/NP

产品描述Dual Low Power Frequency Synthesiser
产品类别模拟混合信号IC    信号电路   
文件大小520KB,共17页
制造商Zarlink Semiconductor (Microsemi)
官网地址http://www.zarlink.com/
下载文档 详细参数 选型对比 全文预览

NJ88C50/MA/NP概述

Dual Low Power Frequency Synthesiser

NJ88C50/MA/NP规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Zarlink Semiconductor (Microsemi)
包装说明SSOP,
Reach Compliance Codeunknow
模拟集成电路 - 其他类型PLL FREQUENCY SYNTHESIZER
JESD-30 代码R-PDSO-G20
长度7.2 mm
湿度敏感等级1
功能数量1
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度)225
认证状态Not Qualified
座面最大高度2 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度5.3 mm

文档预览

下载PDF文档
NJ88C50
Dual Low Power Frequency Synthesiser
DS3805
ISSUE 1.8
June 2002
The NJ88C50 is a low power integrated circuit, designed
as the heart of a fast locking PLL subsystem in a mobile radio
application. It is manufactured on Mitel Semiconductor 1.4
micron double polysilicon CMOS process, which ensures that
low power and low noise performance is achieved. The device
contains two synthesisers, one for the generation of VHF
signals up to 125MHz and a second for UHF (when used with
a mulitmodulus prescaler such as the SP8713/14/15). The
main synthesiser has the capability of driving a dual speed
loop filter and also can perform Fractional-N interpolation.
Both synthesisers use current source outputs from their
phase detectors to minimise external components. Various
sections may be powered down for battery economy.
Ordering Information
NJ88C50/MA/NP - (Industrial temp
range in SSOP package)
AVDD
FIM
FIMB
1
2
3
4
5
6
7
8
9
10
20
19
18
17
AGND
MOD2
MOD1
SCREEN
RSC
RSM
VDD
PDP
GND
PDI
FEATURES
30MHz main synthesiser
125MHz auxiliary synthesiser
Programmable output current
from phase detector - up to 10mA
High input sensitivity
Fractional-N interpolator
Supports up to 4 modulus prescalers
SSOP package
DATA
CKIN
STROBE
RI
FIA
RSA
PDA
NJ88C50
16
15
14
13
12
11
APPLICATIONS
NMT, AMPS, ETACS cellular
GSM, IS-54, RCR-27 cellular
DCS1800 microcellular
DLMR, DSRR, TETRA
DECT, PHP cordless telephones
Figure 1 - Pin assignment
NP20
ABSOLUTE MAXIMUM RATINGS
Storage temperature
Operating temperature
Supply voltage
Voltage on any pin
MOD1
MOD2
RSC
RSM
-55°C to +150°C
-40°C to +85°C
-0.5 to 7.0V
-0.3V to (V
DD
+ 0.3V)
FIM
FIMB
MAIN N
BUFFER
MAIN N-DIVIDER
LATCH
PHASE
DETECTOR
CURRENT
SOURCE
PDI
PDP
DATA
CKIN
STROBE
SERIAL
INPUT
REGISTER
LATCH
LATCH
QBAR
FRACTIONAL-N
SYSTEM
RI
R BUFFER
R DIVIDER
Q
LATCH
FIA
AUX. N
BUFFER
AUX. N-DIVIDER
PHASE
DETECTOR
CURRENT
SOURCE
PDA
RSA
Figure 2 - Simplified block diagram

NJ88C50/MA/NP相似产品对比

NJ88C50/MA/NP NJ88C50MA NJ88C50NP NJ88C50
描述 Dual Low Power Frequency Synthesiser Dual Low Power Frequency Synthesiser Dual Low Power Frequency Synthesiser Dual Low Power Frequency Synthesiser
MC55连接网络问题,高分
当做为服务端时,测试过程, AT^SICS=0,conType,GPRS0 OK AT^SICS=0,apn,cmnet OK AT^SISS=1,srvType,socket OK AT^SISS=1,conId,0 OK AT^SISS=1,address,"socktcp://listene ......
trudy 嵌入式系统
求重庆赛区成绩啊!!!
本帖最后由 paulhyde 于 2014-9-15 03:10 编辑 哪位大神知道啊,什么消息都没有啊,怎么回事???!!!!! ...
Havenking 电子竞赛
关于TCL自动化测试的问题
现在要测试的文件比如有test.c和test.h 我需要用TCL写一个自动化测试脚本,为test.c中的变量赋值并运行 请问这个脚本该如何写,最好能给个示例,谢谢...
lcllcl20031 嵌入式系统
意法半导体(ST)新系列STM32L4+微控制器让下一代智能产品“吃得少,干得多”
同级最好的存储器和新图形处理功能让智能穿戴产品给用户更好的使用体验 先进的图形控制器为小的圆形显示器优化设计,提升像素处理效率 经过市场检验的节能架构,让应用设计拥有更丰富的功能和 ......
okhxyyo stm32/stm8
请问各位大侠SRAM与DRAM的区别?
请问各位大侠SRAM与DRAM的区别? 是不是DRAM比SRAM访问速度要快, 两个是不同的存储介质,会不会是内存的某一块是SRAM,另一块是DRAM,只是地址不一样? 请大侠指点指点!谢谢!...
zorro1978 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2236  2930  2863  2527  659  46  59  58  51  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved