电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

28C256

产品描述5 Volt, Byte Alterable E2PROM
文件大小78KB,共10页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

28C256概述

5 Volt, Byte Alterable E2PROM

文档预览

下载PDF文档
CAT28C256
32K-Bit Parallel E
2
PROM
FEATURES
s
Fast Read Access Times: 120/150ns
s
Low Power CMOS Dissipation:
s
Hardware and Software Write Protection
s
Automatic Page Write Operation:
–Active: 25 mA Max.
–Standby: 150
µ
A Max.
s
Simple Write Operation:
–1 to 64 Bytes in 5ms
–Page Load Timer
s
End of Write Detection:
–On-Chip Address and Data Latches
–Self-Timed Write Cycle with Auto-Clear
s
Fast Write Cycle Time:
–Toggle Bit
–DATA Polling
s
100,000 Program/Erase Cycles
s
100 Year Data Retention
s
Commerical, Industrial and Automotive
–5ms Max
s
CMOS and TTL Compatible I/O
Temperature Ranges
DESCRIPTION
The CAT28C256 is a fast, low power, 5V-only CMOS
parallel E
2
PROM organized as 32K x 8-bits. It requires a
simple interface for in-system programming. On-chip
address and data latches, self-timed write cycle with auto-
clear and V
CC
power up/down write protection eliminate
additional timing and protection hardware.
DATA
Polling
and Toggle status bits signal the start and end of the self-
timed write cycle. Additionally, the CAT28C256 features
hardware and software write protection.
The CAT28C256 is manufactured using Catalyst’s ad-
vanced CMOS floating gate technology. It is designed to
endure 100,000 program/erase cycles and has a data
retention of 100 years. The device is available in JEDEC
approved 28-pin DIP, 28-pin TSOP or 32-pin PLCC
packages.
BLOCK DIAGRAM
A6–A14
ADDR. BUFFER
& LATCHES
INADVERTENT
WRITE
PROTECTION
ROW
DECODER
32,768 x 8
E
2
PROM
ARRAY
64 BYTE PAGE
REGISTER
VCC
HIGH VOLTAGE
GENERATOR
CE
OE
WE
CONTROL
LOGIC
I/O BUFFERS
TIMER
DATA POLLING
AND
TOGGLE BIT
COLUMN
DECODER
5096 FHD F02
I/O0–I/O7
A0–A5
ADDR. BUFFER
& LATCHES
© 1998 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 25020-0A 2/98
第五篇:看原理图,学FPGA配置及IO引脚特殊功能
先了解FPGA配置。可以观看视频资料链接: http://pan.baidu.com/s/1eQcOBxo 密码: jz2y配置(configuration)是对FPGA的内容进行编程的过程。每次上电后都需要进行配置是基于SRAM工艺FPGA的一个特 ......
boming FPGA/CPLD
SPWM调制的控制讨论
最近在写SPWM模块,,利用DDS产生了正弦波和三角波,但是再做比较的时候比较器的时钟怎么设计,利用门控时钟的思想,调制出来的SPWM不正确,有没有人分享一下设计经验...
shixiaogang FPGA/CPLD
ROHM传感器套件测评(三): 两个模拟传感器
本帖最后由 cruelfox 于 2017-4-15 15:18 编辑 前面的帖子:ROHM传感器套件测评(二): 五个I2C接口传感器 ROHM传感器套件测评(一): 测试平台,霍尔传感器 晒个开箱照: ROHM传感器套件 ......
cruelfox 传感器
51单片机C语言入门教程.pdf
51单片机C语言入门教程.pdf...
forsharing 51单片机
有个PADS(POWERPCB)视频教程很好
PADS(POWERPCB) 几乎是高速电路板必备的电路板设计软件了. 很多方面比PROTEL优秀, 我找到了一个视频教程, 是BT的, 所以要下载人越多,速度越快, 附件是BT的种子文件, 大家一起下载学习吧....
fish001 PCB设计
求助!是经常被问到的关于显示JPG图片的。
是WINCE5的SDK,用IImagingFactory IImage接口, 报错是 dcdvDlg.obj : error LNK2001: unresolved external symbol _CLSID_ImagingFactory dcdvDlg.obj : error LNK2001: unresolved ext ......
water0 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 205  2867  2409  2204  376  5  58  49  45  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved