电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

14408-61

产品描述Barrier Strip Terminal Block
产品类别连接器    接线终端   
文件大小155KB,共2页
制造商Molex
官网地址https://www.molex.com/molex/home
下载文档 详细参数 全文预览

14408-61概述

Barrier Strip Terminal Block

14408-61规格参数

参数名称属性值
Reach Compliance Codeunknown
ECCN代码EAR99
Is SamacsysN
制造商序列号14
端子和端子排类型BARRIER STRIP TERMINAL BLOCK
Base Number Matches1
基于DSP+H.264的网络视频监控系统设计
随着英特网的普及,人们可以从网络上得到的信息越来越多。以前,人们只能得到文字和一些简单的图形信息,能够得到的视频信息是很少的。造成这种现象的主要原因是视频信息的数据量是非常巨大的 ......
Aguilera DSP 与 ARM 处理器
电源控制芯片的外置MOS管调整电路
本帖最后由 qwqwqw2088 于 2021-11-17 08:29 编辑 MOSFET栅极驱动调整电路: R16、R17、R18、D17 “为了优化外置MOSFET Q1的开关工作,由R16、R17、R18、D17组成一个调整电 ......
qwqwqw2088 电源技术
异步FIFO结构及FPGA设计
摘要:首先介绍异步FIFO的概念、应用及其结构,然后分析实现异步FIFO的难点问题及其解决办法;在传统设计的基础上提出一种新颖的电路结构并对其进行综合仿真和FPGA实现。 关键词:异步电路 FI ......
maker FPGA/CPLD
51单片机之keil下载问题
为什么用keil2编译成功生成hex文件,(下载到单片机中正常)之后如果再修改程序编译后所生成的hex文件下载到单片机中和没修改前一样效果,只能删除原来的工程再新建工程再写程序才可以啊??? ......
昂情 51单片机
Vivado工程源码大瘦身
495135 特权同学原创,转载请保留署名 Vivado的工程文件包含了源码、IP、设置和各种编译的中间文件,动辄上百MB甚至上GB,非常占硬盘。可以通过以下步骤对编译过的工程进行瘦身,只预 ......
ove学习使我快乐 FPGA/CPLD
2011如何设计小信号谐振放大讨论
本帖最后由 paulhyde 于 2014-9-15 08:59 编辑 ...
easylogin 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 781  42  1873  1590  1846  28  44  53  41  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved