电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CMA1303-0000-000N0U0A30G

产品描述Single Color LED,
产品类别光电子/LED    光电   
文件大小4MB,共30页
制造商Cree(科瑞)
官网地址http://www.cree.com/
标准
下载文档 详细参数 全文预览

CMA1303-0000-000N0U0A30G在线购买

供应商 器件名称 价格 最低购买 库存  
CMA1303-0000-000N0U0A30G - - 点击查看 点击购买

CMA1303-0000-000N0U0A30G概述

Single Color LED,

CMA1303-0000-000N0U0A30G规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codeunknown
Is SamacsysN
Base Number Matches1

文档预览

下载PDF文档
CLD-DS219 REV 0A
PRODUCT FAMILY DATA SHEET
Cree
®
XLamp
®
CMA1303 LED
PRODUCT DESCRIPTION
Cree’s XLamp
®
High-Current LED Array family is optimized
for best‑in‑class lumen output, efficacy and reliability at high
drive currents. XLamp CMA LEDs share the same package
design and LES sizes as Cree’s industry-leading CXA2 Standard
Density LEDs, enabling lighting manufacturers to address a
range of performance requirements for applications such as
track, downlight and outdoor lighting using a single easy-to-use
platform. XLamp High-Current LED Arrays are available in 2-step,
3-step and 5-step EasyWhite
®
bins.
FEATURES
4.5-mm optical source
Mechanical and optical design consistent with CXA13 and
CXB13 LEDs
Cree EasyWhite
®
2-, 3- and 5-step binning
Premium Color 2- and 3-step binning
Standard & Premium Color LEDs available in 70, 80, 90 and
95 CRI minimum options
Forward voltage options: 9-V class, 18-V class & 36-V class
85 °C binning and characterization
Maximum drive current: 1400 mA (9 V), 700 mA (18 V),
350 mA (36 V)
116° viewing angle, uniform chromaticity profile
Top-side solder connections
RoHS compliant
WWW.CREE.COM/XLAMP
Copyright © 2019 Cree, Inc. All rights reserved. The information in this document is subject to change without notice. Cree
®
, the Cree logo, XLamp
®
and
EasyWhite
®
are registered trademarks of Cree, Inc.
Cree, Inc.
4600 Silicon Drive
Durham, NC 27703
USA Tel: +1.919.313.5300
FPGA最新的研究领域
各位电子爱好者和专家们,想请问你们,FPGA最新的研究领域是什么?在哪些方面可以做出新的突破?谢谢 ...
ky0611 FPGA/CPLD
LPC11C14 GPIO状态不能改变
下面是引脚PIO2_11的初始化,原意把该引脚初始为输出低电平,但是一直为高电平...
einslssac NXP MCU
各位大神,请教xilinx和altera单端口RAM仿真问题
本帖最后由 xujiangyu0619 于 2015-1-15 23:00 编辑 xilinx和altera单端口RAM仿真时发现,xilinx的ram在读出时比altera的要少用一个时钟周期,不知道我的理解对不对? xilinx的仿真图186020 ......
xujiangyu0619 FPGA/CPLD
致电子类专业大学生的一封信
本人是一名普通高校的学生,离毕业不到一个月了,电子信息类专业。在一个普通的城市度过了我四年的大学生活。此时,我正坐在一间即将不属于我的教室里。在此,我将写下这段时间关于专业知识学习 ......
ienglgge 单片机
wince6的eboot中如何支持文字显示?
一般大家用什么字库,如何使用? 如果屏幕需要旋转,那么又如何显示?...
ssky 嵌入式系统
很难生存
找工作真难啊,特别是我这种情况特殊的,在学校搞破坏,没奖学金没在学生会,学历还不高,就算技术再高,也是会被鄙视,特别是有些地方,技术考试全过了,然后在学历把你去掉了,还有些说的很好的,说要去 ......
cl17726 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1060  1065  1519  992  1733  36  26  35  4  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved