电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACGB41.2416/20.9715

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GACGB41.2416/20.9715概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACGB41.2416/20.9715规格参数

参数名称属性值
包装说明,
Reach Compliance Codecompliant
Is SamacsysN
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
【树莓派4B测评】+OPENCV 简单车牌定位
近年来,汽车车牌识别(License Plate Recognition)已经越来越受到人们的重视。特别是在智能交通系统中,汽车牌照识别发挥了巨大的作用。汽车牌照的自动识别技术是把处理图像的方法与计算机的 ......
29447945 测评中心专版
430单片机如何检测其3个管脚依次跳变的顺序?
别的模块的三个脚(如1,2,3)会依次跳变,有可能是1、2、3依次跳,也有可能3、2、1依次跳,他们跳变的间隔时间还会根据环境有少量变化。 我把这三个脚接到F2274单片机上,然后单片机里面编程 ......
chaengli 微控制器 MCU
!!诚聘供应链主管, 采购工程师,生产主管!!
供应链主管 职责 1 持续改善供应商管理,成本控制,交付保障制度和流程 2 负责建立并维持紧急需求物料的采购物料渠道 3 PMC整体工作的统筹规划和管理 4 组织仓库盘点工作,确保卡,账, ......
hardcoremotor 求职招聘
依据标准GB/T29639-2013做好ICS、EPKS、tricon控制系统应急预案
应急预案主要的作用是当系统不能正常工作时,仪表人员可以通过预案,及时判断故障原因,并采取紧急的处理措施,保证生产人员尽快观察到工艺数据及对现场设备的控制。作为现代化工厂的神经中枢, ......
yunrun 工业自动化与控制
VxWorks文件截取
大家好,请教问题如下: 文件系统是 DosFd 需要截取文件 比如一个4M的文件,我想把后面的1M删掉,只保留前3M内容,我可以直接调用ftruncate(fd, leng)实现,而且系统开销非常小; 另外一个 ......
tanling79467240 实时操作系统RTOS
PCB设计考虑EMC的接地技巧
PCB设计中,接地是抑制噪声和防止干扰的重要措施。根据电路的不同,有不同的接地方法,只有正确的接地才能减少或避免电路间的相互干扰。日常中主要的接地方式有两种:单点接地和多点接地。如何 ......
szglmjh PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 514  14  591  1173  47  44  30  4  51  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved