电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V639S10PRFI

产品描述128K X 18 DUAL-PORT SRAM, 12 ns, PBGA208
产品类别存储   
文件大小189KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT70V639S10PRFI概述

128K X 18 DUAL-PORT SRAM, 12 ns, PBGA208

IDT70V639S10PRFI规格参数

参数名称属性值
功能数量1
端子数量208
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压3.45 V
最小供电/工作电压3.15 V
额定供电电压3.3 V
最大存取时间12 ns
加工封装描述15 × 15 MM, 1.40 MM HEIGHT, 0.80 MM PITCH, FPBGA-208
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸GRID 阵列, THIN PROFILE, FINE PITCH
表面贴装Yes
端子形式BALL
端子间距0.8000 mm
端子涂层锡 铅
端子位置BOTTOM
包装材料塑料/环氧树脂
温度等级INDUSTRIAL
内存宽度18
组织128K × 18
存储密度2.36E6 deg
操作模式ASYNCHRONOUS
位数131072 words
位数128K
内存IC类型双端口静态随机存储器
串行并行并行

文档预览

下载PDF文档
HIGH-SPEED 3.3V 128K x 18
ASYNCHRONOUS DUAL-PORT
STATIC RAM
x
PRELIMINARY
IDT70V639S
Features
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 12/15ns (max.)
Dual chip enables allow for depth expansion without
external logic
IDT70V639 easily expands data bus width to 36 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
UB
L
LB
L
x
x
x
x
x
x
x
x
x
x
x
x
x
x
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Supports JTAG features compliant to IEEE 1149.1
– Due to limited pin count, JTAG is not supported on the
128-pin TQFP package.
LVTTL-compatible, single 3.3V (±150mV) power supply for
core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 128-pin Thin Quad Flatpack, 208-ball fine
pitch Ball Grid Array, and 256-ball Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Functional Block Diagram
UB
R
LB
R
R/W
L
B
E
0
L
B
E
1
L
B
E
1
R
B
E
0
R
R/W
R
CE
0L
CE
1L
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
128K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
A
16L
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
16R
A
0R
OE
L
CE
0L
CE
1L
R/W
L
BUSY
L
SEM
L
INT
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
CE
0R
CE
1R
R/W
R
BUSY
R
M/S
SEM
R
INT
R
TDI
TDO
JTAG
TMS
TCK
TRST
5621 drw 01
NOTES:
1.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
2.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
JUNE 2001
DSC-5621/3
1
©2001 Integrated Device Technology, Inc.
不要只顾低头拉车,而不抬头看路
大家用业余时间来做的是《DIY+家居+智能化》项目,不应该只是做个远程遥控电器开关。虽然是业余时间也不要浪费,要做就做个有新意的方案。就算玩也要玩的像样才行。 家居智能化没有一个明确的 ......
Dirk 聊聊、笑笑、闹闹
[转]参考设计:数据集中器参考设计
数据集中器参考设计地址:http://www.ti.com.cn/tool/cn/tidep0006 142919 描述 该数据集中器参考设计具有多种性能、成本和连接选项,为开发人员的数据集中器设计提供了最大程度的灵活性和 ......
蓝雨夜 DSP 与 ARM 处理器
同一线Linux嵌入式开发工程师的对话
陈工程师一直做Linux的嵌入式开发,作为在开发一线的工程师,他对很多问题的看法可能更切合实际需求,于是,通过邮件,就嵌入式开发方面的问题,请他谈了一下自己的看法: 问:关于嵌入式开发 ......
gina Linux开发
咨询永宏PLC外部中断不正常的原因
大家好!    我因为项目特性要求,需要使用外部中断。为了先行掌握中断的方法。我试着编了个外部中断应用程序。可以运行时不能如愿。机型是10MC.程序如下: 在设置I/O组态时将X1设为正缘中 ......
eeleader-mcu 工业自动化与控制
串口中断接收,IntMasterEnable是否是必须的?
刚做了串口中断的小程序,发现IntMasterEnable加不加都可以。串口中断接收,IntMasterEnable是否是必须的?...
ebuffalo 微控制器 MCU
求助:Aavlon MM问题
我用DE1-SoC板和THDB-ADA子卡做数据采集实验,以terasic的培训教程6.5节(6.5 FPGA 访HPS 内存DEMO)中的例子(bmp_save)作为基础修改,最近在QSYS生成时出一错误:Error: mm_interconnect_1: Ex ......
cncqzxj FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2607  1273  2456  971  2209  53  26  50  20  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved